集成电路低功耗可测性设计技术的分析与实现-电子与通信工程专业论文.docxVIP

集成电路低功耗可测性设计技术的分析与实现-电子与通信工程专业论文.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
万方数据 万方数据 INTEGRATED CIRCUIT LOW-POWER DESIGN-FOR- TESTABILITY ANALYSIS AND IMPLEMENTATION A Master Thesis Submitted to University of Electronic Science and Technology of China Major: Electronic and Communication Engineering Author: Luhui Huang Advisor: Pro. Li Ping School : School of Microelectronics and Solid-State Electronics 独创性声明 本人声明所呈交的学位论文是本人在导师指导下进行的研究工 作及取得的研究成果。据我所知,除了文中特别加以标注和致谢的地 方外,论文中不包含其他人已经发表或撰写过的研究成果,也不包含 为获得电子科技大学或其它教育机构的学位或证书而使用过的材料。 与我一同工作的同志对本研究所做的任何贡献均已在论文中作了明 确的说明并表示谢意。 作者签名: 日期: 年 月 日 论文使用授权 本学位论文作者完全了解电子科技大学有关保留、使用学位论文 的规定,有权保留并向国家有关部门或机构送交论文的复印件和磁 盘,允许论文被查阅和借阅。本人授权电子科技大学可以将学位论文 的全部或部分内容编入有关数据库进行检索,可以采用影印、缩印或 扫描等复制手段保存、汇编学位论文。 (保密的学位论文在解密后应遵守此规定) 作者签名: 导师签名: 日期: 年 月 日 摘要 摘 要 随着超大规模集成电路的设计集成度以及复杂性的提高,尤其是片上系统 SoC 芯片的快速发展,给集成电路的测试带来巨大的挑战。因工艺的快速发展以及各 种高性能、便携式设备越来越广泛的使用,对功耗的关注已经成为芯片设计与测 试中的首要问题。有研究数据表明,测试期间所产生的功耗通常要比正常模式下 产生的功耗多出好几倍。产生这种现象的原因有几方面,首先为了降低测试复杂 性,DFT 通常在正常操作模式下闲置,仅在测试模式下工作;其次,测试向量相互 之间的相关度往往很小;最后是因为在采用低功耗设计手段的芯片设计中,通常 一般只有少数的模块的电路在工作,其他模块在正常工作模式下时钟或者电源是 被关断了的,而在芯片的测试模式下,为了提高测试效率,要求电路中尽可能多 的节点发生翻转,过大的功耗会增加芯片的测试成本,降低电路的性能指标,严 重的情况下还可能给被测电路带来负面的影响,损坏电路。因此,降低测试模式 下芯片的功耗已然成为了集成电路设计和测试开发过程的的一个重要目标。 集成电路设计过程中对控制功耗采用的手段主要是针对如何降低芯片在正常 工作模式下的功耗,而这些设计手段只能保证芯片正常工作期间的功耗,对芯片 测试模式下的功耗是无效的。其原因主要是由于测试的目的就是要让芯片在最短 的时间内完成内部多有节点的翻转,同时将翻转信息传送给外部,而这与集成电 路的低功耗设计目的是矛盾的。芯片在测试模式下,要在短时间内完成内部电路 节点的大量跳变,这会带来大的测试功耗问题,主要体现在:第一点,过大的测 试功耗会导致芯片在测试时的温度过高,从而将芯片电路烧坏;第二点,在测试 模式下被测电路的大量状态跳变需要大的电流供应来保障,如果电流供应不足就 容易导致没有缺陷的芯片无法通过测试。 基于对集成电路测试时期大功耗产生的原因和过大功耗给芯片带来的危害的 分析,我们需要更多的关注测试期间功耗的问题,学术界和工程界也做了很多研 究,致力于解决测试功耗问题。 本文讨论了低功耗扫描测试技术及低功耗内建自测试技术的设计原理和方 法,并结合工程项目,对低功耗内建自测试技术、低功耗扫描测试技术进行了分 析和实现,对在工程中具体的实施及达到的效果进行了详尽的阐述及结果的对比 分析。 I 摘要 关键词:可测性设计,低功耗 BIST, 低功耗扫描测试技术 II ABSTRACT ABSTRACT With the improvement of VLSI integration and complexity,especially with the rapid development of SoC.It brings more and more challenges to IC testing. Due to technology development and widespread use of a variety of high-performance portable de

您可能关注的文档

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档