面向多核架构的浮点协处理器设计技术研究-微电子学与固体电子学专业毕业论文.docxVIP

面向多核架构的浮点协处理器设计技术研究-微电子学与固体电子学专业毕业论文.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
独创性声明本人声明所呈交的学位论文是本人在导师指导下进行的研究工作及取得的研究成 独创性声明 本人声明所呈交的学位论文是本人在导师指导下进行的研究工作及取得的研究成 果。据我所知,除了文中特别加以标志和致谢的地方外,论文中不包含其他人已经发 表或撰写过的研究成果,也不包含为获得合肥工业大学 或其他教育机构的学位或 证书而使用过的材料。与我一同工作的同志对本研究所做的任何贡献均已在论文中作 了明确的说明并表示谢意。 学位论文作者签字:态确掀 签字日期:沙11年午月q日 学位论文版权使用授权书 本学位论文作者完全了解 合肥工业大学 有关保留、使用学位论文的规定,有 权保留并向国家有关部门或机构送交论文的复印件和磁盘,允许论文被查阅或借阅。 本人授权合11尸,-r业大学可以将学位论文的全部或部分论文内容编入有关数据库进 行检索,可以采用影印、缩印或扫描等复制手段保存、汇编学位论文。 (保密的学位论文在解密后适用本授权书) 学位论文者签名:虐砌科∑ 导师签名: 签字日期:卫I\年年月q日 签字日期:四1年年月1日 学位论文作者毕业后去向: 工作单位: 电话: 通讯地址: 邮编: 面向多核架构的浮点协处理器设计技术研究 面向多核架构的浮点协处理器设计技术研究 摘 要 相对单处理器系统而言,多核系统芯片具有低功耗、高并行度等优势,从 而保证了芯片性能的持续增长。但是随着系统设计规模持续增长,仿真验证会 出现效率低和精度小等问题,需要效率更高、精度更好的建模方式;此外,现 有的多核SoC中使用的通用处理器大都在软件控制方面有优势,对一些实时 性、高密度计算类应用而言,存在一定局限性。因此,本文在已有多核体系结 构的基础上,研究基于C语言的系统级设计方法及高性能浮点协处理器设计技 术,研究面向多核架构的浮点协处理器软硬件协同验证方法。 本文的主要工作与贡献如下: l、为了加快验证的效率和提高仿真精度,实现结果比较和验证,本文建 立了基于C语言的浮点协处理器存储精确型模型,并完成浮点协处理器系统级 仿真测试。实验结果表明系统级仿真模型提高了约九百倍的仿真速度,仿真结 果可以精确到六位有效数字。 2、使用“ARM处理器+协处理器的运算结构,完成一款高性能浮点协 处理器及其指令集设计:针对高精度浮点运算需要,完成定制功能浮点指令的 指令集设计,给出具有通用性功能的浮点指令;设置批处理运算模式以加速向 量类运算,该模式针对同种类型运算的全流水操作,大大提高了运算效率。实 验结果表明浮点协处理器在FPGA平台上最大工作频率为200Mhz,计算结果 可以五位有效数字。 3、提出一种便于多核并行化软件编程的单指令多数据流协处理器运算单 元结构,可并行处理复数的实部和虚部;可实现DMA数据搬运、浮点数据运 算与定点数据运算并发执行。实验结果表明多核系统的加速比为3.35。 关键词:多核系统芯片;浮点协处理器;片上网络;系统级模型;软硬件协同 Research Research on floating—point coprocessor based-on Multiprocessors architecture ABSTRACT Multiprocessor-System—On-Chip (MPSoC)has huge advantage in improving the system parallelism against the single‘processor system· However.as the scale of multi.core design increases,it has some bottleneck problems such as the verification efficiency and precision·In addition, general processors are expert in complicated control and have limitations in higher computing applications in multi·core systems·This paper focuses on the svstern modeling technology of MPSoC and the design of a high performance floating—point coprocessor· The main contribution is as follows: Firstly,a memory accurate system.1evel model based on C language is desi gned to accelerate the verificati

您可能关注的文档

文档评论(0)

peili2018 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档