贵州民族学院数字电路课件 第七章.pptVIP

  • 1
  • 0
  • 约2.04千字
  • 约 49页
  • 2019-05-06 发布于广东
  • 举报
1. 从物理意义上解释低通电路 2. 稳态分析方法 3. 增益与传递函数 4. 复数的模与相角 1. 从物理意义上解释低通电路 2. 稳态分析方法 3. 增益与传递函数 4. 复数的模与相角 1. 从物理意义上解释低通电路 2. 稳态分析方法 3. 增益与传递函数 4. 复数的模与相角 1. 从物理意义上解释低通电路 2. 稳态分析方法 3. 增益与传递函数 4. 复数的模与相角 1. 从物理意义上解释低通电路 2. 稳态分析方法 3. 增益与传递函数 4. 复数的模与相角 1. 从物理意义上解释低通电路 2. 稳态分析方法 3. 增益与传递函数 4. 复数的模与相角 1. 从物理意义上解释低通电路 2. 稳态分析方法 3. 增益与传递函数 4. 复数的模与相角 1. 从物理意义上解释低通电路 2. 稳态分析方法 3. 增益与传递函数 4. 复数的模与相角 1. 从物理意义上解释低通电路 2. 稳态分析方法 3. 增益与传递函数 4. 复数的模与相角 1. 从物理意义上解释低通电路 2. 稳态分析方法 3. 增益与传递函数 4. 复数的模与相角 1. 从物理意义上解释低通电路 2. 稳态分析方法 3. 增益与传递函数 4. 复数的模与相角 1. 从物理意义上解释低通电路 2. 稳态分析方法 3. 增益与传递函数 4. 复数的模与相角 1. 从物理意义上解释低通电路 2. 稳态分析方法 3. 增益与传递函数 4. 复数的模与相角 1. 从物理意义上解释低通电路 2. 稳态分析方法 3. 增益与传递函数 4. 复数的模与相角 串行进位方式 例7.1.4 用74LS290构成二十四进制计数器 数字电子钟的时计数、译码、显示电路 例7.1.3 用74HCT161组成256进制计数器 并行进位方式 7.2 寄存器和移位寄存器 7.2.1 寄存器 寄存器是计算机和其他数字系统 中用来存储代码或数据的逻辑部件。 它的主要组成部分是触发器。一个触 发器能存储1位二进制代码,所以要存 储n位二进制代码的寄存器就需 要用n个触发器组成。 集成寄存器74LS175(4位) 逻辑电路图、引脚图 7.2.2移位寄存器 有时为了处理数据,需要将寄存器 中的各位数据在移位控制信号作用下, 依次向高位或低位移动1位。具有移位 功能的寄存器称为移位寄存器 1.移位寄存器的工作原理 电路的时序图 用主从JK触发器组成移位寄存器 双向移位寄存器 既能右移(由低位向高位), 又能左移(由高位向低位)的移位 寄存器 7.2.3集成移位寄存器74194 集成移位寄存器74194电路、引脚图 环形计数器 有时要求在移位过程中数据不要 丢失,仍然保持在寄存器中。此时, 只要将移位寄存器的最高位的输出接 至最低位的输入端,或将移位寄存器 的最低位的输出接至最高位的输入端, 即将寄存器的首尾相连就可以实现上 述功能。这种寄存器称为循环移位寄 存器,它也可以作为计数器用。 1. 从物理意义上解释低通电路 2. 稳态分析方法 3. 增益与传递函数 4. 复数的模与相角 1. 从物理意义上解释低通电路 2. 稳态分析方法 3. 增益与传递函数 4. 复数的模与相角 1. 从物理意义上解释低通电路 2. 稳态分析方法 3. 增益与传递函数 4. 复数的模与相角 * * 7 常用时序逻辑功能器件 7.2 寄存器和移位寄存器 7.1 计数器 引言 引 言 7.1 计数器 7.1.1 二进制计数器 1. 二进制异步计数器 (1)二进制异步加计数器 (2)二进制异步减计数器 2.二进制同步计数器 (1) 二进制同步加计数器 (2)二进制同步可逆计数器 7.1 计数器 7.1.2 非二进制计数器 1. 8421码十进制同步计数器 例7.1.1 用D触发器设计一个8421码十进制同步加计数器 (1)列出状态表和驱动表 (2)用卡诺图法化简,求各触发器的驱动信号的表达式 (3)画出逻辑图 (4)画出完整的状态图,检查能否自启动 7.1.3 集成计数器 1.集成计数器74161、74LS193、74LS290 (1)74161的功能 74161的逻辑电路和引脚 74161的时序图 (2)74LS193的功能 74LS193的逻辑电路和引脚图 (3)74LS290的功能 电路结构 引脚图 功能表 2. 用集成计数器构成任意进制计数器 用现有的成品集成计数器外加适当的电路连接而成 用现有的M进制集成计数器构成N进制计数器 时,如果MN,则只需一片M进制计数器;如果 MN,则要用多片M进制计数器。 下面通过例题介绍这两种情况的实现方法。 例7.1.

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档