- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
储存器实验报告
姓名:曾智超
学号:2013551722
班级:软件二班
实验时间:2014年10月29日
实验软件:Qu art us II 13.0(64bit) 实验系统:Microsoft windows XP 实验设备:EP1CQ240C8 计算机 CPU:A8-5550M
亠、FPGA中的ROM定制与读出实验
实验目的:
掌握FPGA屮的ROM配宜,作为只读存储器ROM的工作特性和配置方法。
用文本编辑器编辑mif文件配置ROM,学习将程序代码以mif格式文件加载于ROM中
在初始化存储器编辑窗口编辑mif文件配置ROM
验证FPGA屮ROM的功能
实验记录:
编辑好初始化文件scinstmem.mif:
sanstmem.mif
Addr
+0
+1
+2
+3
+4
+5
+6
+7
ASCII
00
3C01000020050004
0C000018
AC820000
8C89000020050003
08
20A5FF 阡
34A8FFFF2009FFFF
312AFFFF0149402610
10A000012005FFFF
000543C000084403
000843C2
188C89000001094020
20A5 阡 FF
44A0 阡 FB03E00008
调用Mega Wizard Plug-in Manager定制好rom模块,并用Z前编辑好的scinstmem.mif导入 这个rom屮。
其中input a[4..O]为一个5bit的输入端口,负责指定ROM中的存储编号,elk时钟信号则负 责控制该模块。Output只有一个,就是32bit的指令输出。
实验结果:
Name
Vdue at
lops 20.0 ns
O.Ons
?
60.0
?
80.0 ns
?
100.0 ns
?
120.0 ns
?
140.0
1
160.0 ns
1
190.0 ns
?
2C
962.5ns
ck
B 1
1 r
~L
l L
1
1 : 1
:1
~L
i r
:1
|
C a
H06
00
lX—
01 J
02
二X 丄 03
xzz
;04
DCt
05:
X
:06
L X
07
C mstruetjon
H?OOOMOOX
3CO10OD0
XXX
OCOO0O18
X
AC82DOOO
X
8C890OCO
?XX
20(
如图,我们将elk设定成时钟周期类型的,周期为25.0nso输入a设定是count计数类型的,周期为25.0nso a和instruction的数据都设定成16进制的,方便后面的观察。
可以看到,在第一个时钟上升沿到來ZmT,instruction为0,还没冇开始工作。Z后的每一 次时钟信号的上升沿到來的时候,instruction的内容跟着变化,为我之前预设的ROM屮的 数值。仿真验证成功。
引脚分配:
a[4] Input
讥6 1
Bl_
NO
3.3-V LVTTL 24mA
a[3] Input
PIN_4 1
Bl_
NO
3.3-V LVTTL 24mA
a[2] Input
PIN_3 1
Bl_
NO
3.3-V LVTTL 24mA
a[l] Input
PIN_2 1
Bl_
NO
3.3-V LVTTL 24mA
a[0] Input
DINJL 1
Bl_
NO
3.3-V LVTTL 24mA
instructio n[30]
OutputPIN_
_167
3
B3_
_N0
3.3-V LVTTL
24mA
instruction[29]
OutputPIN
166
3
B3
NO
3.3-V LVTTL
24mA
instruction[28]
OutputPIN
165
3
B3
NO
3.3-V LVTTL
24mA
instructio n[27]
OutputPIN
164
3
B3
NO
3.3-V LVTTL
24mA
instructio n[26]
OutputPIN
163
3
B3
NO
3.3-V LVTTL
24mA
instruction[25]
OutputPIN
162
3
B3
NO
3.3-V LVTTL
24mA
instruction[24]
OutputPIN
161
3
B3
NO
3.3-V LVTTL
24mA
instructio n[23]
OutputPIN
160
3
B
文档评论(0)