EDA技术之高速四位乘法器设计.docVIP

  • 21
  • 0
  • 约小于1千字
  • 约 3页
  • 2019-07-31 发布于江西
  • 举报
实验二 高速四位乘法器设计 实验目的 1.熟悉利用MAX-plusⅡ的原理图输入方法设计简单的组合电路 2.掌握层次化设计的方法 3.掌握高速乘法器的设计方法 实验原理 根据乘法的运算规则,不难得出下图所示的乘法器的原理框图。4位加法器可以选择74283,b0*a,b1*a, b2*a,b3*a实际就是1位和4位的与运算,如下图所示。 由原理框图不难得出高速四位乘法器电路图。 实验内容 按以上原理实现一个高速4位乘法器 实验步骤 1.如上图所示,利用MAX-plusⅡ中的图形编辑器设计1-4的二进制乘法器,进行编译、仿真,并将其设置成为一元件(可根据需要对元件符号进行调整)。 注意:编译之前必须将文件设为当前文件。 2.建立一个更高得原理图设计层次,利用前面生成的1-4的二进制乘法器和调用库中的74283元件设计一高速4位乘法器 3.选择器件“Assign”|“Device”|“MAX7000S”|“EPM7128SLC84-6” 五、实验报告: 先设计一个4位加法器,如下图: 高速4位乘法器元件图如下: 4位乘法器仿真波形:

文档评论(0)

1亿VIP精品文档

相关文档