数字逻辑第六讲 时序电路.pptx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
时序逻辑电路§概述§时序逻辑电路的分析方法§若干常用的时序逻辑电路§时序逻辑电路的设计方法一.重点掌握的内容:(1)时序逻辑电路的概念及电路结构特点;(2)同步时序电路的一般分析方法;(3)同步计数器的一般分析方法;(4)会用置零法和置数法构成任意进制计数器。二.一般掌握的内容:(1)同步、异步的概念,电路现态、次态、有效状态、无效状态、有效循环、无效循环、自启动的概念,寄存的概念;(2)同步时序逻辑电路设计方法。概述 一、组合电路与时序电路的区别电路的输出只与电路的输入有关,1. 组合电路:与电路的前一时刻的状态无关。由触发器保存2. 时序电路:取决于该时刻电路的输入电路在某一给定时刻的输出还取决于前一时刻电路的状态+时序电路:组合电路触发器电路的状态与时间顺序有关 时序电路在任何时刻的稳定输出,不仅与该时刻的输入信号有关,而且还与电路原来的状态有关。构成时序逻辑电路的基本单元是触发器。 二、时序逻辑电路的分类:按动作特点可分为同步时序逻辑电路所有触发器状态的变化都是在同一时钟信号操作下同时发生。异步时序逻辑电路触发器状态的变化不是同时发生。逻辑方程组状态表卡诺图状态图时序图逻辑图 三、时序逻辑电路的功能描述方法1. 逻辑方程组特性方程:描述触发器逻辑功能的逻辑表达式。驱动方程:(激励方程)触发器输入信号的逻辑表达式。时钟方程:控制时钟CLK的逻辑表达式。状态方程:(次态方程)次态输出的逻辑表达式。 驱动方程代入特性方程得状态方程。输出方程:输出变量的逻辑表达式。2. 状态表反映输出Z、次态Q*与输入X、现态Q之间关系的表格。标注:输入/输出3. 状态图反映时序电路状态转换规律,及相应输入、输出取值关系的图形。箭头:次态箭尾:现态4. 时序图 时序图又叫工作波形图,它用波形的形式形象地表达了输入信号、输出信号、电路的状态等的取值在时间上的对应关系。 这四种方法从不同侧面突出了时序电路逻辑功能的特点,它们在本质上是相同的,可以互相转换。2将驱动方程代入特性方程计算3时序逻辑电路的分析方法时序电路的分析步骤:时钟方程、驱动方程和输出方程1电路图状态方程判断电路逻辑功能,检查自启动4状态图、状态表5时序图几个概念有效状态:在时序电路中,凡是被利用了的状态。有效循环:有效状态构成的循环。无效状态:在时序电路中,凡是没有被利用的状态。无效循环:无效状态若形成循环,则称为无效循环。自启动:在CLK作用下,无效状态能自动地进入到有效循环中,则称电路能自启动,否则称不能自启动。例解:①写方程组驱动方程将驱动方程代入JK触发器的特性方程 中得电路的状态方程:同步时序电路,时钟方程省去。输出方程②求状态方程③计算、列状态转换表Q3Q2Q1010100101001111000110011/Y/0/0/0/1/1/0/0/0画状态转换图111000001110000011100000④作时序图 ⑤说明电路功能这是一个同步七进制加法计数器,能自启动。例①写方程式解:驱动方程②求状态方程代入D触发器的特性方程,得到电路的状态方程输出方程输入 现 态 次 态输出YA00 001 000 110 001 011 001 100 110 011 110 100 011 001 011 110 0③计算、列状态转换表输入 现 态 次 态输出A/YQ2Q1YA00 001 000 10/010 001 011 01/001 100 11/10/00/11/010 011 111 11/010 011 001 00/010 100 0转换条件画状态转换图电路状态转换方向01001110110100100111④作时序图 ⑤说明电路功能A=0时是二位二进制加法计数器;A=1时是二位二进制减法计数器。若干常用的时序逻辑电路寄存器和移位寄存器 一、寄存器 在数字电路中,用来存放二进制数据或代码的电路称为寄存器。 寄存器是由具有存储功能的触发器组合起来构成的。一个触发器可以存储1位二进制代码,存放n位二进制代码的寄存器,需用n个触发器来构成。(1)清零。 ,异步清零。即有:(2)送数。 时,CLK上升沿送数。即有:(3)保持。在 、 CLK上升沿以外时间,寄存器内容将保持不变。边沿触发器构

文档评论(0)

a13355589 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档