- 1、本文档共68页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
5.4.3 555定时器应用举例 如前所述,施密特触发器是双稳态电路。当输入电压大于或小于电路阈值时,输出均会维持在一个恒定电压值,从而把缓慢变化的输入波形变换成边沿陡峭的矩形波输出。 555定时器构成的施密特触发器 8 4 6 CC7555 2 1 +UDD u0 0.01μF 5 3 ui 7 ui 0 t u0 0 t 1、构成施密特触发器 2、555定时器构成单稳态触发器 555定时器构成的单稳态触发器 +UDD u0 0.01μF ui C 8 4 6 CC7555 2 1 5 3 7 R ui 0 t uC 0 t u0 0 t 实际上单稳态触发器也有两种状态:一个是稳态,另一个是暂稳态。当没有触发脉冲输入时,单稳态触发器处于稳态;当有触发脉冲时,单稳态触发器将从稳态变为暂稳态,暂稳态在保持一定时间后,能够自动返回到稳定状态。必须注意:触发脉冲必须是窄脉冲,要比暂稳态的时间tw还要短。否则触发作用始终存在,输出将不会在uC达到2UDD/3时返回低电平。 3、555定时器构成水位监控报警电路 +UCC 4 8 7 6 2 1 3 5 C R1 R2 C C 水位正常情况下,电容C 被短接,扬声器不能发音;水位下降到探测器以下时,555定时器构成的多谐振荡器工作,驱动扬声器发出声音报警。 小 结 1. 555定时器主要由比较器、基本RS触发器、门电路构成。基本应用形式有三种:施密特触发器、单稳态触发器和多谐振荡器。 2. 施密特触发器具有电压滞回特性,某时刻的输出由当时的输入决定,即不具备记忆功能。当输入电压处于两个阈值电压之间时,施密特触发器保持原来的输出状态不变,所以具有较强的抗干扰能力。 3. 单稳态触发器中,输入触发脉冲只决定暂稳态的初始时刻,持续时间由外部RC电路决定,从暂稳态回到稳态时不需要输入触发脉冲。 4. 多谐振荡器又称无稳态电路。在状态变换时,触发信号不需要由外部输入,而是由电路中的RC电路提供;状态的持续时间也由RC电路决定。 555定时器电路由哪几部分组成?各部分的作用是什么? 施密特触发器有哪些特点?主要用途是什 么? 多看多练多做 555定时器电路的清零端作用是什么? 555定时电路中的两个电压比较器工作在开环还是闭环情况下? 认真复习,加强练习, 巩固成果,学以致用! Goodbye! 其它同步集成计数器 其它集成十进制同步加法计数器74160、74162的引脚排列图、逻辑功能示意图与74161、74163相同,不同的是,74160和74162是十进制同步加法计数器,而74161和74163是4位二进制(16进制)同步加法计数器。此外,74160和74162的区别是,74160采用的是异步清零方式,而74162采用的是同步清零方式。还有74190,是一种单时钟集成十进制同步可逆计数器,其引脚排列图和逻辑功能示意图与74191相同。 计数器在控制、分频、测量等电路中应用非常广泛,所 以具有计数功能的集成电路种类较多。常用的集成芯片有 74LS161、74LS90、74LS197、74LS160、74LS92等。我们 将以74LS161、74LS90为例,介绍集成计数器芯片电路的 功能及正确的使用方法。 任意进制计数器的构成 集成计数器74LS90的管脚1和14是五进制计数器的时钟脉冲输入端;管脚2和3是直接清零端;管脚 6和7是直接置1端;管脚4和13是空脚;管脚5是电源端;管脚10是“地”端;管脚12是二进制输出端;管脚8、9、11是由低位到高位排列的五进制计数器的输出端。74LS90共有14个管脚。 集成计数器74LS90构成2-5-10进制计数器的方法如下: ②1脚CPB作为时钟脉冲输入端,QD、QC、QB作为输出端,有效状态为000、001、010、011、100,可构成一个五进制计数器。 CP 74LS90 S91 S92 QC CPA CPB R01 R02 UCC +5V QB QD QA 空 GND 空 ③构成十进制计数器的方法有两种:14脚作为CP输入端时,输出端由高到低的排列顺序为QD~QA,构成一个8421BCD码二—十进制计数器;1脚作为CP输入端,输出为QA~QD时可构成一个5421BCD码二—十进制计数器。如下图所示: CP 74LS90 S91 S92 QC CPA CPB R01 R02 UCC +5V QB QD QA 空 GND 空 ①14脚CPA作为时钟脉冲输入端,12脚QA作为输出端,可构成一个一位二进制计数器。 60进制计数器 集成计数器74LS90
文档评论(0)