师资培训 EDA 基于PLD的4路抢答器设计讲义.docVIP

师资培训 EDA 基于PLD的4路抢答器设计讲义.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
培训模块: 基于PLD的4路抢答器设计 第一讲 讲义 任务描述 以PLD为主芯片,设计一个4路抢答器。要求以按键作为抢答开关,数码管显示和蜂鸣器报警作为抢答指示。当按下抢答开始键后开始抢答。一旦某路抢答成功,数码管指示抢答组别,同时蜂鸣器响2秒。再次按下抢答开始键后,可开始新一轮抢答。 二、任务资讯 1、PLD概述 专用集成电路(AISC——Application Specific Integrated Circuits)是指专门为特别需要或特定的电子产品而设计的芯片。ASIC有全定制和半定制之分。其中半定制集成电路(SIC——Semi-custom Integrated Circuits)有如下几种: ① 门阵列(Gate Array) ② 标准单元(Standard Cell) ③ 简单可编程逻辑器件(SPLD) ④ 复杂可编程逻辑器件(CPLD) ⑤ 现场可编程门阵列(FPGA) ⑥ 在系统(ISP)可编程逻辑器件 在半定制ASIC产品中的后四种SPLD、CPLD、FPGA和ISP器件一般统称为可编程ASIC,即可编程逻辑器件(PLD,programmable logic device)。 2、PLD的发展 最早的可编程逻辑器件出现在70年代初,主要是可编程只读存储器(PROM)和可编程逻辑阵列(PLA),也称为现场可编程逻辑阵列(FPLA);70年代末出现了可编程阵列逻辑(PAL)器件。 20世纪80年代初,美国Lattice半导体公司推出通用阵列逻辑(GAL)器件,具有可擦除、可重复编程和可加密等特点。 20世纪80年代中期,美国Xilinx公司率先推出了现场可编程程门阵列(FPGA)器件。 20世纪90年代初,Lattice公司推出了在系统可编程大规模集成电路(ISPLSI)。 20世纪90年代末,Lattice公司推出了模拟可编程逻辑器件ispPAC(In—System Programming Ability Analog Circuits),它可实现三种功能:信号调理、信号处理及信号转换。 3、PLD的基本结构 可编程逻辑器件的基本结构是由与阵列和或阵列、再加上输入缓冲电路和输出电路组成的,如下图所示。 PLD的特点及应用 PLD是做为一种通用集成电路生产的,他的逻辑功能按照用户对器件编程来搞定。一般的PLD的集成度很高,足以满足设计一般的数字系统的需要。这样就可以由设计人员自行编程而把一个数字系统“集成”在一片PLD上,而不必去请芯片制造厂商设计和制作专用的集成电路芯片了。 与其它ASIC相比,它们又具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点,因此被广泛应用于产品的原型设计和产品生产(一般在10,000件以下)之中。几乎所有中小规模通用数字集成电路的场合均可应用PLD器件。 三、功能分析与方案确定 1、功能分析 抢答器主要功能描述为:一旦有一路进行有效抢答,输出即被锁存,其他输入无效,输出被记录并译码送到数码管显示。主要功能为锁存和译码,属于典型时序电路范畴,由于功能并不复杂,可以由CPLD作为主芯片,配以按键、LED、数码管等少量外部器件来是实现设计。 硬件框图如下: 2、器件选型 目前CPLD的主要生产公司有Altera、Xilinx、Lattice,综合考虑性价比及设计软件的操作性,首选Altera的MAX II系列器件。以下是MAX II的4种不同规模的CPLD。 由于项目中抢答器功能并不复杂,设计规模在100门以下;使用外部器件也不多,IO管脚在20个以下,可选择最小规模的EPM240。 由于抢答器没有对体积和功耗的特别要求,考虑到手工焊接的方便,选择TQFP封装比较合适。因此,可以将器件定为EPM240T100C5。 第二讲 讲义 一、原理图设计 CPLD的最小系统 电源设计 在Altera官方网站上,下载MAX II数据手册max ii device handbook。在其中Section I. MAX II Device Family Data Sheet中对MAX II系列器件的供电电源电压有如下说明: 从表中可获得信息:EPM240供电电压不得高于3.3V,如采用计算机USB接口供电,必须进行5V到3.3V的电平转换。 EPM240 在Altera官方网站上,下载EPM240的pin out file,根据其中信息可进行原理图库元件的设计。设计完成的EPM340T100的原理图库元件如下图所示: 外部电路 二、PCB设计 EPM240封装设计 在Altera官方网站上,下载MAX II数据手册max ii device handbook。在数据手册Section II. PCB Layout Guidelines的

您可能关注的文档

文档评论(0)

WanDocx + 关注
实名认证
文档贡献者

大部分文档都有全套资料,如需打包优惠下载,请留言联系。 所有资料均来源于互联网公开下载资源,如有侵权,请联系管理员及时删除。

1亿VIP精品文档

相关文档