网站大量收购独家精品文档,联系QQ:2885784924

2013年4月电子线路EDA技术答案.docVIP

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子电路与EDA技术答案 一、单项选择题(15*1) 1—5:ACCBD 6—10:ABDBD 11—15:BBABA 二、名词解释(3*2) 16、EDO: 电子设计最优化 17、ASIC:专用集成电路 18、SOC:片上系统 三、判断改错题(4*4) 19、 √ 20、√ 21、 × 改正:但可重复性却降低了 22、 × 改正:此描述不属于熔丝或反熔丝开关技术,而是属于SRAM技术 四、简答题(4*5) 23、答:电子设计自动化技术是以计算机为工作平台,以相关的EDA软件为开发工具,以大规模可编程逻辑器件为设计载体,以硬件描述语言为系统逻辑描述的主要方式,自动完成系统算法和电路设计。大致可以分为计算机辅助设计阶段、80年代的计算机辅助工程阶段和90年代后的电子系统设计自动化阶段。 24、答:随着集成度的不断提高,集成电路行业的产品更新换代的周期越来越短,在这种形式下,IP核应运而生,利用IP核可以降低芯片设计的技术难度,另外,调用IP核能避免重复劳动,大大减轻了工程师的负担,且复制IP核是不需要花费任何代价的,因此使用IP核成为目前现代数字系统设计的发展趋势。 25、答:功能仿真是直接对HDL语言、原理图描述或其它描述形式描述的逻辑功能进行测试模拟,以了解其实现的功能是否满足原设计的要求。它是由设计输入的行为级或RTL级代码、测试数据参与的测试程序以及调用模块的行为仿真模型共同参与完成逻辑功能的验证。功能仿真没有延时信息,仿真过程不涉及任何具体器件的硬件特性。时序仿真是在选择了器件之后,由适配器完成布局、布线并得到HDL网表和标准延时文件,以及FPGA基本单元仿真模型和测试程序,它们共同参与时序仿真。时序仿真包含了器件的硬件特性参数和内部连线时延的仿真,是接近真实器件运行特性的仿真,因而仿真精度高。 26、答:FPGA是可编程门阵列的意思,CPLD是复杂可编程逻辑器件的意思。FPGA是基于查找表结构的,CPLD是基于乘积项结构的,CPLD的器件时延是可以预测的。 五、程序分析题 27(10分) (1)、 data_out; reg; endcase; (2)、2’b11; 2’b10; 28(10分) 答: 六、编程题 29(10分) 答: module test(ain,bin,control,Cout,CQ); input ain,bin; //输入信号 input control; //控制信号 output Cout; //输出信号 output CQ; reg Cout; reg CQ; always @ (ain or bin or control) begin if(control = =1’b1) {CQ,Cout}=ain+bin; else {CQ,Cout}=ain-bin; end endmodule 30(13分)、答:module FSM(clk,rst,out,in); input clk,rst; input in; output out; reg out; reg state; parameter s1=2’d0, s2=2’d1; s3=2’d2; always @(posedge clk) begin if(rst) begin state=s1; out=0; end else case (state) 2‘d0: begin if(in= =1) begin state=s2; out=0; end else begin state=s1; out=0; end end 2’d1: begin if(in= =1) begin state=s3; out=0; end else begin state=s1; out=0; end end 2’d2: begin if(in= =0) begin state=s1; out=0; end else begin state=s1; out=1; end end endcase end endmodule

文档评论(0)

我思故我在 + 关注
实名认证
文档贡献者

部分用户下载打不开,可能是因为word版本过低,用wps打开,然后另存为一个新的,就可以用word打开了

1亿VIP精品文档

相关文档