间接补码阵列乘法器的设计组成原理专业课程设计方案报告.docVIP

  • 34
  • 0
  • 约7.42千字
  • 约 19页
  • 2020-11-03 发布于江苏
  • 举报

间接补码阵列乘法器的设计组成原理专业课程设计方案报告.doc

沈阳航空航天大学 课 程 设 计 报 告 课程设计名称:计算机组成原理课程设计 课程设计题目:间接补码阵列乘法器设计 院(系):计算机学院 专 业:计算机科学和技术 班 级: 学 号: 姓 名: 指导老师: 完成日期:20XX年1月16日 目 录 TOC \o 1-3 \h \z \u 第1章 总体设计方案 1 1.1 设计原理 1 1.2 设计思绪 2 1.3设计环境 3 第2章 具体设计方案 5 2.1 顶层方案图设计和实现 5 2.1.1创建顶层图形设计文件 5 2.1.2器件选择和引脚锁定 5 2.1.3编译、综合、适配 6 2.2 功效模块设计和实现 6 2.2.1 细胞模块设计和实现 6 2.2.2 全加器模块设计和实现 7 2.3 仿真调试 10 第3章 编程下载和硬件测试 12 3.1 编程下载 12 3.2 硬件测试及结果分析 12 参考文件 14 附录(电路原理图) 15 第1章 总体设计方案 1.1 设计原理 因为计算机采取补码做加减运算,所以设计阵列补码乘法器能避免码制转换,提升机器效率。能够利用原码阵列乘法器来设计补码阵列乘法器,这时需要在计算前优异行原码--补码转换。乘法器常规设计是适用“串行移位”和“并行加法”相结合方法,这种方法并不需要很多器件。然而串行方法毕竟太慢,不能满足科学技术对高速乘法所提出要求。自从大规模集成电路问世以来,高速单元阵列乘法器应运而生,出现了多种形式流水线阵列乘法器,它们属于并行乘法器。阵列乘法器采取类似于人工计算方法进行乘法运算。人工计算方法是用乘数每一位去乘被乘数,然后将每一位权值对应相加得出每一位最终止果。图1.1所表示,用乘数每一位直接去乘被乘数得到部分积并按位列为一行,每一行部分积末位和对应乘数数位对齐,表现对应数位权值。将各次部分积求和,立即各次部分积对应数位求和即得到最终乘积对应数位权值。 011010 * 001001 ____________ 011010 000000 000000 011010 000000 000000 _______________ 图1.1 人工计算乘法示例 阵列乘法器采取类似人工计算方法来完成乘法计算。阵列每一行送入乘数每一位数位,而各行错开形成每一斜列送入被乘数每一数位。该方案所用加法器数量很多,但内部结构规则性强,标准化程度高, 适于用超大规模集成电路批量生产。 1.2 设计思绪 整体部分:阵列乘法器采取是先逐位求解部分积,因为求解每一位部分积是并行完成,所以能够节省很多计算时间,因为本课程设计要求是设计一个六位乘六位阵列乘法器,最高位为符号位,所以此阵列乘法器整体设计包含25个加法器模块,加法器模块中由一个和门和一个全加器组成,由四个和门、两个异或门、一个三端接口或门组成全加器为底层设计,采取原理图设计输入方法,所谓全加器就是就是两个数X、Y及进位输入CIN相加可得全加和POUT和进位输出COUT,三个补码转换模块。 单元部分:设计整体框图中每个细胞模块,每个模块实现功效是计算部分积和向高位进位。 三、仿真部分:将整个电路连好以后即可进行仿真,用以验证设计是否正确。 四、下载部分:仿真成功以后即可进行此部分,在编译、调试以后形成*.bit文件即可下载到XCV200可编程逻辑芯片中,经硬件测试验证设计正确性。 设被乘数和乘数(均为补码)分别为A=(a6)a5a4a3a2a1,B=(b6)b5b4b3b2b1,其中a6和b6为符号位,用括号括起来表示这一位有负位权值。依据补码和真值转换能够知道(图1.2所表示): 图1.2 补码和真值转换公式 1.3设计环境 (1)硬件环境 ?伟福COP20XX型计算机组成原理试验仪 COP20XX计算机组成原理试验系统由试验平台、开关电源、

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档