电子琴专业课程设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
目录 TOC \o 1-3 \h \z \u 一.设计要求 - 2 - 1.1 设计题目 - 2 - 1.2 设计内容 - 2 - 二 系统接线图及步骤图 - 3 - 2.1 设计系统框图 - 3 - 2.2 接线图 - 4 - 2.3 步骤图 - 5 - 三 芯片功效介绍 - 6 - 3.1 芯片8255功效介绍 - 6 - 3.2 芯片8254功效介绍 - 9 - 四 设计原理及程序代码 - 10 - 4.1 设计原理 - 10 - 4.2 模块设计 - 10 - 4.3 程序代码 - 10 - 五 设计总结 - 16 - 六 参考文件 - 17 - 一.设计要求 1.1 设计题目 简易电子琴设计 1.2 设计内容 经过改变键盘输入来改变8254输出频率,实现扬声器发音。 1.2.1 设计目标 经过课程设计使学生更深入掌握微机原理和应用课程相关知识,提升用汇编语言编程能力,加深对汇编语言了解。经过查阅资料,阅读程序,提升设计程序能力及动手能力,使编程水平有一定提升,同时也使学生经过动手进行硬件设计及程序设计从而提升处理实际问题能力。 1.2.2 设计要求 利用微机原理试验箱,设计简易电子琴,要求最少能够弹出7个音阶。 二 系统接线图及步骤图 2.1 设计系统框图 图2.1 设计系统框图 2.2 接线图 键 X1盘 数 X 键 X1盘 数 X4码 管 Y1 显 示 Y2 单 元 PA0 D0 PA3 D7 PB0 A0 PB3 A2 WR RD CS 8255单元 XD0 XD0 XD7 XD7 XA1 XA1 XA2 XA2 IOW IOW IOR IOR IOY0 IOY2 CLK 系统总线 D0 D7 GATE1 A0 A1 OUT1 WR RD CS CLK0 8254单元 电 子 发 声 单 元 +5V 图2.2 接线图 右图Y组对应8255芯片C口(Y值为1)和+5V连 L1 L2 L 13 14 15 16 9 10 11 12 5 6 7 8 1 2 3 4 Y4 Y3 X组对应8255芯片A口(X值为0) Y2 当有键按下时如5键,其对应Y值 Y2为0,则8255芯片由B口输入数 Y1 值为1101给AL。 X1 X2 X3 X4 图2.3 键盘等效图 2.3 步骤图 图2.4 步骤图 三 芯片功效介绍 3.1 芯片8255功效介绍  8255特征   (1)一个并行输入/输出LSI芯片,多功效I/O器件,可作为CPU总线和外围接口.   (2)含有24个可编程设置I/O口,即使3组8位I/O口为PA口,PB口和PC口.它们又可分为两组12位I/O口,A组包含A口及C口(高4位,PC4~PC7),B组包含B口及C口(低4位,PC0~PC3).A组可设置为基础I/O口,闪控(STROBE)I/O闪控式,双向I/O3种模式;B组只能设置为基础I/O或闪控式I/O两种模式,而这些操作模式完全由控制寄存器控制字决定.   8255引脚功效   RESET:复位输入线,当该输入端外于高电平时,全部内部寄存器(包含控制寄存器)均被清除,全部I/O口均被置成输入方法。   CS:芯片选择信号线,当这个输入引脚为低电平时,即/CS=0时,表示芯片被选中,许可8255和CPU进行通讯;/CS=1时,8255无法和CPU做数据传输.   RD:读信号线,当这个输入引脚为低电平时,即/RD=0且/CS=0时,许可8255经过数据总线向CPU发送数据或状态信息,即CPU从8255读取信息或数据。   WR:写入信号,当这个输入引脚为低电平时,即/WR=0且/CS=0时,许可CPU将数据或控制字写入8255。   D0~D7:三态双向数据总线,8255和CPU数据传送通道,当CPU 实施输入输出指令时,经过它实现8位数据读/写操作,控制字和状态信息也经过数据总线传送。   PA0~PA7:端口A输入输出线,一个8位数据输出锁存器/缓冲器, 一个8位数据输入锁存器。   PB0~PB7:端口B输入输出

文档评论(0)

159****1748 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档