- 1、本文档共50页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
实验13-8. 等精度频率设计
(兼GWDVPB+板使用指南)
程序设计与硬件实验
GWDVPB板介绍
K 康芯科技
X
K
GWDVPB主板与数码管显示器连线。
共4根,两根电源线,1根数据线,另
一根时钟线,分别接P3.0/P3.1
单片机复位键
I/O 口
93c46
FPGA/CPLD
+5V工作电源口 通用插座 50MHz频率接入clock2
含工作电源5V、
3.3V、2.5V 、
Clock0被接入12MHz
isp单片机
isp单片机编程口
RS232 口
RAM/ROM ,直接与FPGA接
短路帽向右插,禁止使用
RAM/ROM ,反之允许使用
单片机端口/液
晶显示器口
FPGA/CPLD通用插座
标准信号图
ADC/DAC板插座
EPCS配置器件
AS模式下载口
JTAG 口
G
W
当此板独立使用时,为
A AD_DA板提供+/-12V 口
C EP1C3T140
3
适
配 1、跳线座插上:选择GW48
板 主系统上clock5时钟信号;
2 、跳线座插下:选择本板的
20MHz有源时钟,主要为
芯片的PLL提供时钟;
3、注意,用于电子设计竞赛时
短路帽默认接“20MHz” !
插了AD_DA板的适配板。如
果要使用AD_DA板,最好将
此板的跳线接20M 时钟,以
便由FPGA芯片内的PLL
为ADC/DAC提供工作时钟
插上了FPGA适配
板的GWDVPB板
某些设计项目中可能会用
到此超高速DAC/DAC板
文档评论(0)