- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验五:十六进制加/减可逆计数器设计
一、 实验目的
练习时序逻辑电路的 Verilog 实现。
二、 实验要求
实现一个具有加减可逆计数功能的十六进制计数器,用一位控
制信号,控制加/减两种计数模式。
三、 程序
module jsq(d,clk,clr,load,qd,qout);
input clk,clr,load,qd;
input [3:0] d;
output [3:0] qout;
reg [3:0] cnt;
assign qout=cnt;
always@(posedge clk)
begin
if(!clr)
cnt=4b0000;
else if(load)
cnt=d;
else if(qd)
cnt=cnt+1;
else
cnt=cnt-1;
end
endmodule
四、仿真结果
五、 实验总结
在实验的开始,不知道怎么编写十六进制加/减可逆计数器,只记得
老师上课讨论过十六进制加计数器,而书上也只有三十二进制加/减
可逆计数器,将三十二进制的看懂之后,将原程序改成十六进制的
加/减可逆计数器,得到波形图之后对于波形时间设置却有了问题。
问了同学之后,才知道我之前的 load 和 clr 的设置有问题。根据程
序 clr 是低电平有效,而 load 是高电平有效。经过更改之后输出成
功。通过本次试验,我了解了自己对计数器的学习还不是很深入,以
至于我的这次实验做得不是很顺利。所以之后的学习我要做好预习
工作。
文档评论(0)