- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
任务书
设计目的
1.掌握《数字电子技术》课程的基本理论以 及方法的基础
2?掌握数字钟的设计、调试方法
3,能够以十进制显示“时”,“分”,“秒”
设计要求
时钟显示功能,能够以十进制显示“时”,
“分”,“秒”。整时响铃,时分秒可调
基本要求
?时钟显示功能,基本功能完整,时间可调
一、 设计任务及要求
通过对《数字电子技术》课程的学习,让同学掌握《数字电子技
术》课程的基本理论以及方法,加深学生对理论知识的理解,同时积 极有效的提高了学生的动手能力,独立思考和解决问题的能力,仓慚 思维能力、协调能力,以及团结合作、互帮互助的优良传统。为了充 分体现这些精神和能力,所以让同学独立自主的制造一个数字时钟, 故,对同学设计的数字时钟进行如下要求:
时钟显示功能,能够以十进制显示“时”,“分”,“秒”。
二、 设计的作用、目的
.在同学掌握《数字电子技术》课程的基本理论以及方法的基 础上,加深学生对理论知识的理解,同时积极有效的提高了学生的动 手能力,独立思考和解决问题的能力,创新思维能力、协调能力,以 及团结合作、互帮互助的优良传统。
.掌握组合逻辑电路、时序逻辑电路及数字逻辑电路系统的设 计、安装、测试方法;进一步巩固所学的理论知识,提高运用所学知 识分析和解决实际问题的能力。
.熟悉集成电路的引脚安排,掌握各芯片的逻辑功能及使用方 法了解面包板结构及其接线方法,了解数字钟的组成及工作原理,熟 悉数字钟的设计与制作。
.掌握数字钟的设计、调试方法。
三、设计过程
1.方案设计与论证
数字钟的逻辑结构主要包括有六十进制计数器、二十四进制 计数器(其中包括六十进制计数器和二十四进制计数器均由十进 制计数器74LS160接成)、动态显示译码器、LED数码管显示环节、 555定时器(可以提供一个比较精确的1Hz的时钟脉冲),时间设 置环节可以提供时间的初始设置,动态显示译码器提供将 BCD代
码(即8421码)译成数码显示管所需要的驱动信号, 使LED数码管 用十进制数字显示出BCD代码所表示的数值。
数字钟电路系统的组成框图:
(1). 555定时器的设计
555定时器是一种多用途的数字一模拟混合集成电路,利用它 能极方便地构成施密斯触发器、单稳态触发器和多谐振荡器。由于使 用灵活、方便,所以555定时器在波形的产生与变换、测量与控制、 家用电器、电子玩具等许多领域中都得到了应用。
本设计方案使用555多谐振荡器来产生1HZ的信号。通过改变 相应的电阻电容值可使频率微调,不必使用分频器来对高频信号进行 分频使电路繁复。虽然此振荡器没有石英晶体稳定度和精确性高, 由
于设计方便,操作简单,成为了设计时的首选,但是由于与实验中使 用的555芯片产生的脉冲相比较,利用晶振产生的脉冲信号更加的 稳定,通过电压表的测量能很好的观察到这一点, 同时在显示上能够
更加接进预定的值,受外界环境的干扰较少,一定程度上优于使用 555芯片产生信号方式。最终我们选择了 555定时器作为秒脉冲发生 器。在555定时器的外部接适当的电阻和电容元件构成多谐振荡器, 再选择元件参数使其发出标准秒信号。555定时器的功能主要由上、 下两个比较器C 1、C2的工作状况决定。若复位端 RD加低电平或 接地,可使电路强制复位,不管555电路原处于什么状态,均可使它的输 出Q为“0”电平。只要在555定时器电路外部配上两个电阻及两个 电容元件,并将某些引脚相连,就可方便地构成多谐振荡器。
555是数字钟脉冲产生的核心部分。为了保证脉冲的准确性与稳 定性,R1和R2采用可调电阻,经过不断的调试,R1的阻值大约在 15K左右,R2的电阻大约在 68K左右,电容 C大小为10uF,经过 多次调试后可以得到频率为1Hz的秒脉冲,并将其作为整个多功能 数字钟的脉冲源,作为计数器计数等功能之用
R仁R2
T= (R1+2R2 ) Cln2=1
R1=1 /(3Cln2) n =48k n
+ 5V
2kQ
.计数器的设计
计数器是一种计算输入脉冲的时序逻辑网络, 被计数的输入信号 就是时序网络的时钟脉冲,它不仅可以计数而且还可以用来完成其他 特定的逻辑功能,如测量、定时控制、数字运算等等。
首先是由555定时器给秒个位计数器一个1Hz的脉冲,秒信号 经秒计数器?分计数器?时计数器之后,分别得到“秒”个位十位,“分” 个位十位,以及“时”个位十位输出信号,然后送至显示电路,以便实 现用数字显示时?分?秒的要求。“秒”和“分计数器应为六十进制二“时” 计数器应为二十四进制。米用十进制计数器 74LS160来实现时间计
数单元的计数功能。数字钟的计数电路是用两个六十进制计数电路和
12翻1 ”计数电路实现的。数字钟的计数电路的设计可以用反馈清零 法。当计数器正常计数时,反馈门不起作用,只
原创力文档


文档评论(0)