全加器与奇偶位判断.docx

沖尹丿占实验报告 专业: 姓名: 学号: 日期: 地点: 课程名称:电路与电子技术实验 课程名称:电路与电子技术实验 实验名称:全加器和奇偶判断? 一、实验目的和要求(必填) 三、主要仪器设备(必填) 五、实验数据记录和处理 七、讨论、心得 指导老师: 成绩: 实验类型: 同组学生姓名: 二、实验内容和原理(必填) 四、操作方法和实验步骤 六、实验结果与分析(必填) 一、 实验原理 组合逻辑电路设计的一般步骤: 根据给定的功能要求,列出真值表; 求各个输出逻辑函数的最简“与 -或”表达式; 将逻辑函数形式变换为设计所要求选用逻辑门的形式; 根据所要求的逻辑门,画出逻辑电路图。 二、 实验数据记录 1、一位全加器 全加器输入 结果输出 A B C Si Ci 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 2、数码奇偶位判断电路 实验原理电路图: 真值表: 输入 输出 A B C D Z 0 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 0 1 0 0 1 0 1 0 1 0 0 1 1 0 0 0 1 1 1 1 1 0 0 0 1 1 0 0 1 0 1 0 1 0 0 1 0 1 1 1 1 1 0 0 0 1 1 0 1 1 1 1 1 0 1 1 1 1 1 0 三、 实验结果与分析 1与非门74LS00、与或非门74LS55的逻辑功能测试方法: 与非门74LS00:在1、2端接输入信号,检测 3端的输出信号,和与非门的真值表相对照。比如 1、2 端接信号“ 1 ”、“ 0”,贝U 3端输出“ 1”; 1 2端接信号“ 则3端输出“ 0”。芯片74LS00 有四个与非门,都可用这种方式测试逻辑功能。 与或非门74LS55:在1 2、3、4、10、11 12、13端接入输入信号,检测 8端的输出信号,和与或 非门的真值表相对照。比如在 1、2、3、4、10端接“1”,其他接“ 0”,则8端输出“ 0 ”,以此类推。 2、全加器和奇偶位判断电路的设计过程: 一位全加器: a)列出一位全加器的真值表,如“实验数据记录”中所示。 -或”表b) -或”表 q 二屈C L + J 政T +Z1BC 严 ABC Cf = J5 + JCM+5CM c) 本实验只可选用与非门、与或非门,因此将该逻辑函数形式变换为只采用这两种逻辑门的形式: (:兀二丽+/I页订+屈石 ^AR + tAB + AB^St = AHCt } + AHC^ + + AHCt (: 兀二丽+/I页订+屈石 ^AR + tAB + AB^ =(AB^AB)(\~l +(4B + M)C」 二以十旳审+⑺十处:,=A十/?十G S}=A?B Sp 如a d) 根据所得的逻辑表达式,即可画出逻辑电路图,如“实验数据记录”中所示,其中的与非门、与或非 门利用74LS00、74LS55芯片实现。 奇偶位判断电路: a) 列出奇偶位判断电路的真值表,如“实验数据记录”中所示。 b) 根据真值表可列出输出逻辑函数的表达式,经化简(利用卡诺图或直接化简)可得到最简“与 -或”表 达式。 c) 本实验只可选用与非门、与或非门,因此将该逻辑函数形式变换为只采用这两种逻辑门的形式,由于 实验先完成了一位全加器的实现,可将其逻辑关系进行迁移: Z=A十甘十D I 全加器和 d) 根据所得的逻辑表达式,即可画出逻辑电路图,如“实验数据记录”中所示,其中的与非门、与或非 门利用74LS00、74LS55芯片实现。 3、实验调试过程: 本次实验并无明显故障发生,实验过程按照自下而上的接线与调试方法,完成 S1搭建就检测其逻辑 功能,完成Si和Ci也同样检测其逻辑功能,通过这样层层递进的方式完成电路的搭建,并且便于在发生 错误时进行调试。 四、 讨论与心得 1、问题讨论: 如何检查74LS55与或非门的逻辑功能? 已在“实验结果与结论”中阐述。 如何用异或门来实验全加器电路? 根据前文所列的一位全加器输出逻辑函数 Si的表达式,可发现利用两个异或门即可完成 Si的实现, 再利用一个与或非门即可实现 Ci的逻辑功能。 如何用两个半加器和一个或门来实现全加器电路? 将A和B作为第一个半加器的输入, 则输出的CO=AB S仁A? B;把S1和C作为第二个半加器的输入, 则得到Si=A ? B? C,第二个半加器的 C0=CS1;则Ci=AB+CS1,即两个半加器 C0输出端用或门相连接。 2、心得体会: 本次实验完成了一位全加器和数码奇偶位判断电路的组合数字逻辑电路的设计过程, 仅仅只是了解这样 个例的设计过程是意义不大的,但重要的是通过这样的个例学

文档评论(0)

1亿VIP精品文档

相关文档