第3章ARM体系结构.pptx

  1. 1、本文档共84页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第3章 ARM体系结构;第3章 ARM体系结构;3.1 ARM微处理器基础;;;;;;;;;;;;;;;;3.2 ARM的内核系列;ARM内核分类与系列;ARM内核分类与系列;ARM内核分类与系列;ARM7内核;ARM9内核;ARM9E内核;ARM10E内核;ARM11内核;SecurCore内核;其他ARM内核;ARM体系结构版本;3.2 ARM微处理器的指令系统;ARM指令系统的概述;ARM指令系统的概述;ARM指令的格式;条件执行;ARM指令系统的概述;ARM的寻址模式-1 立即寻址;ARM的寻址模式-2 寄存器寻址;ARM的寻址模式-3 寄存器间接寻址;ARM的寻址模式-4 基址变址寻址;ARM的寻址模式-5多寄存器寻址;ARM的寻址模式-6 跳转寻址;ARM的寻址模式-7 堆栈寻址;ARM寻址模式总结;ARM指令集;ARM指令集:跳转指令 ;ARM指令集:数据处理指令 ;ARM指令集:乘法指令 ;加载/存储指令 –寄存器存储器之间传送数据;程序状态寄存器指令 ; ARM 的协处理器指令主要用于ARM 处理器初始化ARM 协处理器的数据处理操作,以及在ARM 处理器的寄存器和协处理器的寄存器之间传送数据,和在ARM 协处理器的寄存器和存储器之间传送数据。ARM 协处理器指令包括以下5 条: CDP 协处理器数操作指令 LDC 协处理器数据加载指令 STC 协处理器数据存储指令 MCR ARM 处理器寄存器到协处理器寄存器的数据传送指令 MRC 协处理器寄存器到ARM 处理器寄存器的数据传送指令;异常产生指令(选修); AREA HelloW,CODE,READONLY ;声明代码区 SWI_WriteC EQU 0 ;输出r0中的字符 SWI_Exit EQU 11 ;程序结束 ENTRY ;代码入口 START ADR r1,TEXT ;r1“Hello World” LOOP LDRB r0,[r1],#1 ;读取下一字节 CMP r0,#0 ;检查文本终点 SWINE SWI_WriteC ;若非终点,则打印 BNE LOOP ;并返回LOOP SWI SWI_Exit ;执行结束 TEXT = “Hello World”,0a,0d,0 END ;程序结束;Thumb指令集;运行速度和存储器空间的比较;Thumb指令集和ARM指令集区别;Thumb指令集;3.4 ARM 内存管理单元;;;;;;R1 控制寄存器 (类型:ARMv3:只写,ARMv4:读写) M (位[0]):允许MMU A (位[1]):允许定位故障检测 C (位[2]):允许数据Cache或者统一Cache W (位[3]):允许写缓冲 P (位[4]):从26-32位异常处理(异常程序地址位数) D (位[5]):从26-32位地址区域(26位地址异常检查使能) L (位[6]):至上一次中止区域(终止模型选择) B (位[7]):从小端到大端 S (位[8]):修改MMU系统;R (位[9]):ROM保护状态 F (位[10]):控制外协处理器通信速度 Z (位[11]):允许分支预测 I (位[12]):允许指令Cache V (位[13]):

文档评论(0)

文单招、专升本试卷定制 + 关注
官方认证
服务提供商

专注于研究生产单招、专升本试卷,可定制

版权声明书
用户编号:8005017062000015
认证主体莲池区远卓互联网技术工作室
IP属地河北
统一社会信用代码/组织机构代码
92130606MA0G1JGM00

1亿VIP精品文档

相关文档