周边电路设计0719.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
. 目录 第四章 周边电路区设计 2 1.1 GOA设计 2 1.1.1 GOA驱动原理简介 2 1.1.2 GOA框架结构和驱动时序详解 2 1.1.3 GOA框架结构和驱动时序详解 5 1.1.4 GOA设计流程 7 1.2 Seal area设计 9 1.2.1 扫描线和数据线布线( Fan out ) 9 1.2.2 PLG走线 9 1.2.3 ESD设计 9 1.2.4 Test keys 10 1.3 PAD设计 10 1.3.1 Cell Test Pad 设计基准 10 1.3.2 FPC Pad设计基准 10 1.3.3 COG Pad 设计基准 11 1.3.4 Via and ITO设计基准 11 . . 第一章 周边电路区设计 1.1 GOA 设计 1.1.1 GOA 驱动原理简介 (1). GOA(gate on array) technology:利用薄膜晶体管工艺将栅极驱动电路集成 在 Array glass 上的技术。 (2). GOA 的优势: a) 成本降低 : 省掉了 Gate IC,主要适用大尺寸; b) Module 工艺产量 良率提升 : 无 Gate IC bonding; c) 实现窄边框 : Mobile 高分辨率产品适用。 (3). 关键技术: shift register 1.1.2 GOA 框架结构和驱动时序详解: GOA 电路的功能是在一帧时间内,顺序对各行 gate 线输出高电平方波,将这 些 gate 线对应的像素 TFT 逐行开启, 以便 data 线对像素区内所有子像素完成一次 充电刷新。 图 1-1 GOA 电路框架图及时序图 一般的 GOA 设计,在栅极线的两端均会排布 GOA 电路,以便 Panel 可以有 对称的宽度,方便设计和工艺流程,也更满足终端产品对 FPD 产品的要求。 . . 对小尺寸 FPD 产品,由于栅极线的负载较小,一般可采用 GOA 交叉驱动, 即一边 GOA 驱动奇数行栅极线, 另一边 GOA 驱动偶数行栅极线, 左右互不干扰, 在时间上交错,达到顺序开启栅极线的效果,称为单边驱动,这样可以节省边框 宽度和功耗。 对中大尺寸 FPD 产品,由于栅极线的负载较大,为了正常开启栅极线, GOA 多采用双边驱动,即对于一行栅极线,左右两边均会有一个 GOA 单元对其进行充 电,在此种情况下,左右 GOA 电路设计完全对称,称为双边驱动。 如图 1-1 是一个 GOA 框架图和时序图(仅画出了左半部,假设本例为双边驱 动) ,下面以本 GOA 电路为

文档评论(0)

tianya189 + 关注
官方认证
文档贡献者

该用户很懒,什么也没介绍

认证主体阳新县融易互联网技术工作室
IP属地境外
统一社会信用代码/组织机构代码
92420222MA4ELHM75D

1亿VIP精品文档

相关文档