四路抢答器课程设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《电子技术课程设计》实训报告 题 目 四路抢答器 学生姓名 专业班级 电子科学与技术 学 号 系 (部) 电气信息工程系 指导教师 实训时间 实训报告评语 等级: 评阅人: 职称: 年 月 日 一、 实训目的 1、培养动手能力,在实践中加强对理论知识的理解。 2、掌握对电子元器件识别,相应工具的操作,相关仪器的使用,电子设备制作、装调的全过程的方法。 3、掌握查找及排除电子电路故障的常用方法。 4、学习使用proteus、protel电路仿真与设计软件,动手绘制电路图。 二、实训设备及仪器 1、电烙铁:焊接的元件多,所以使用的是外热式电烙铁,功率为30 w,烙铁头是铜制。 2、螺丝刀、镊子等必备工具以及练习焊接时用的铜丝。 3、锡丝:由于锡熔点低,焊接时,焊锡能迅速散步在金属表面焊接牢固,焊点光亮美观。 4、松香,导线,剥线钳等其它需要用到的工具。 5、相关实验项目所需的电路板,电子元件等。 三、实训要求 1、识别不同的电子元器件的规格和种类,熟练掌握焊接技术。 2、按照电路图设计合理安排元器件的位置,连接好电路,对接口进行焊接,完成对指定功能的测试。未达到测试要求的重新调试,直至排除故障。 四、实训电路设计 1、电路设计框图 设计思想: 1 接通电源后,显示器显示“0”状态,抢答器处于禁止状态。此时, 若有人抢答, 为违规抢答LED不显示器显示其编号,定时器显示不变。 2 主持人将开关置于“计时”状态,宣布“开始”抢答,抢答器工作, 定时器倒计时, 选手们有9秒的时间“选择”或“放弃”,优先选择者, 编号锁存, 编号显示, 倒计时停止。 3 若在9秒内无人抢答,抢答无效。则需要由主持人再次操作“置数”和“计时”状态开关。 2、部分电路设计 1.芯片4511(图1) 2.数码管(共阴) (图2) 3.芯片74LS175(四D触发器) 四D触发器内部具有四个独立的D触发器,四个触发器的输入端分别为Di,D2,D3,D4,出端相应为Qi,Qi;Q。,Q2;Q。,Q3;Q4,Q。。四D触发器具有共同的时钟C端和共同的清除端,这种D触发器又称寄存器,它可以寄存数据。当C脉冲未来到时,D触发器输出端的状态不因输入端状态的改变而改变,起到寄存原来的数据的作用。 同时,74ALS175为一四路的锁存器, CP 引脚输入上涨沿时, 当 1D-4D 被锁存到输出端(1Q-4Q) 。在 CLK 其他状态时,输出与输入无关。四D触发器具有共同的时钟C端和共同的清除端,这种D触发器又称寄存器,它可以寄存数据。 电路通电后,按下复位按键 主持人开关,Q0、Q1、Q2、Q 3、 输出低电平。电路进入 筹办状态。这时候,假设有按键 A 被按下,Q0的输出将由低电平变成高电平,使 Q0 输出的高电平经过与非门U3A 驱动数码管使数码管预示 1(选手 的编号) ,同 时使/Q0(Q0 非)输出为低电平经过与门 U4A 输出低电平, 此低电平与时钟脉冲经 过与非门 U3A 形成一个上涨沿作为 74LS175CLK 的输入。 因为 74LS175 是下降 沿触发的,故按下除复位之外的不论什么的按键都将不会发生电路状态的变化, 即输入被锁定。达到了既定的功能方针。 74LS175的引脚图及功能表如: (图3) 说明:将D触发器74LS175的16脚接“+5 V”电源,8脚接“地”。 4.芯片74LS192 74LS192是同步十进制可逆计数器,它具有双时钟输入,并具有清除和置数等功能。电路可以进行反馈,很容易被级联,即把借位输出端和进位输出端分别反馈到后级计数器的减计数输入端和加计数输入端即可。其引脚排列图及功能表为:(图4) 其真值表: MR PL CPU CPD 工作模式 H X X X 清除 L L X X 预置 L H H H 保持 L H ↑ H 加计数 L H H ↑ 减计数 说明

文档评论(0)

183****6676 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档