第2章 8086微型计算机系统.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2.最小模式下的写周期时序 中断响应周期时序 中断是指CPU中止当前程序的执行,而去执行一个中断服务程序的过程。 8086可以处理256种不同的中断,分为硬件中断和软件中断。硬件中断是由外部设备引发的,分为非屏蔽中断和可屏蔽中断两类。 非屏蔽中断是通过CPU的NMI引脚引入的,其请求信号为一上升沿触发信号,并要求维持两个时钟周期的高电平。当有非屏蔽中断请求时,不管CPU正在做什么事情,都会响应,级别很高。 中断响应周期时序 一般外部设备的中断是通过INTR引脚向CPU发出中断请求的,这个可屏蔽中断请求信号的有效电平(高电平),必须维持到CPU响应中断为止。若标志IF=1,表示CPU允许中断,此时CPU在执行完当前指令后响应中断。 8086的复位时序(对两种模式都一样) RESET引脚是用来启动或重新启动系统的。外部来的复位信号RST经8284同步为内部RESET信号。 总线保持请求与响应周期时序 当系统中CPU之外的总线主设备需要占用总线时,就向CPU发出一个有效的总线保持请求信号HOLD。CPU在每个时钟周期的上升沿进行检测,当检测到该信号时,在当前总线周期的T4后或下一个总线周期的T1后,CPU发出一个有效的保持响应信号HLDA,并让出总线,此时,进入了DMA传送过程。当DMA传送结束后,发出总线保持请求的设备将HOLD恢复为低电平,CPU才收回总线控制权。 2.5 8086微型计算机系统的硬件组成与组织 2.5.1 8086微型计算机系统的硬件组成 系统硬件组成的特点 8086微型计算机系统的硬件组成除了包括8086微处理器外,还需要其他的部件。 8086不同的工作模式对系统的硬件组成有不同的要求,其中共同之处有: 时钟发生器8284 (1片,提供时钟) 地址锁存器8282 (3片,锁存地址信息) 数据收发器8286 (3片,增加数据总线的驱动能力 ) 最小模式系统的硬件组成 1、8086的存储器空间 存储单元 8086的存储器空间由若干存储单元组成; 每个字节为一个内存单元,它具有唯一的地址码。 存储单元的内容 指的是存放在存储单元中的数据; 数据可以是字节、字和双字。 存储容量 存储器能够存放数据的最大字节数; 与地址线多少相关,8086有地址线20根,可寻址的存储空间最大可以是220=1M字节。 00000H 00001H 0000FH FFFFFH 2.5.2 8086微型计算机系统的存储器组织 2.2.2 8086的工作模式 最小模式 最小模式也称为单处理器模式,是指系统中只有一片8086微处理器,所连的存储器容量不大、片子不多,所要连的I/O端口也不多,系统的控制总线就直接由CPU的控制线供给,从而使得系统中的总线控制电路被减到最少。 最小模式适用于较小规模的系统。 2.2.2 8086的工作模式 最大模式 最大模式是相对于最小模式而言的,适用于中、大型规模的系统。 在最大模式的系统中有多个微处理器,其中一个是主处理器8086,其他的处理器称为协处理器,承担某方面专门的工作。和8086配合的协处理器有数值运算协处理器8087,和输入/输出协处理器8089。 8086通过一个总线控制器8288来形成各种总线周期,控制信号由8288供给。 数据总线为16位 地址总线为20位 40条引脚 部分引脚分时复用 2.3 8086的引脚特性 外部特性表现在其引脚信号上,学习时请特别关注以下几个方面: 指引脚信号的定义、作用;通常采用英文单词或其缩写表示 信号从芯片向外输出,还是从外部输入芯片,或者是双向的 起作用的逻辑电平高、低电平有效上升、下降边沿有效 输出正常的低电平、高电平外,还可以输出高阻的第三态 ⑶ 有效电平 ⑷ 三态能力 ⑵ 信号的流向 ⑴ 引脚的功能 2.3.1 两种工作模式的公共引脚 AD0~AD15 低16位地址/数据的复用引脚线 三态、双向 采用分时复用法来实现对地址线和数据线的复用 2.3.1 两种工作模式的公共引脚 A19/S6~A16/S3 高4位地址/状态的复用引脚线 三态、输出 采用分时复用方法来实现对地址线和状态线的复用 状态信息S6总是为低电平。S5反映当前允许中断标志的状态。S4与S3一起指示当前哪一个段寄存器被使用。其规定如表所示。 S4 S3 当前正在使用 的段寄存器名 0 0 ES 0 1 SS 1 0 CS或未用 1 1 DS 2.3.1 两种工作模式的公共引脚 BHE/S7 高8位数据总线允许/状态的复用引脚线 三态、输出 BHE与A0结合使用 BHE与A0结合使用 BHE与A0结合使用 BHE AD0 有效的数据引脚 操作 0 0 AD1

您可能关注的文档

文档评论(0)

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档