MCU芯片管脚定义基本常识.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
MCU 芯片管脚定义基本常识1、输入口(Input) 输入口其实可以理解为一个对地电阻和对 VDD 电阻均为无穷大的端口,它的状态完全由外部电路决定。此脚不用时不能悬空,视工作情况要么接地要么到VDD。 2、 输出口(Output) 输出口可由程序设定为输出高或输出低,在负载范围内,输出高时的电压约等于 VDD,输出低时的电压约等于 VSS。此脚不用时可悬空。 3、有内部上拉的输入口(Pull-high) 有内部上拉的输入口相当于该输入口在芯片内部接了一个 150K 左右的电阻到 VDD。因此,与普通输入口相比,有内部上拉的输入口在外围悬空的情况下测量的电压近似于 VDD(不用时可悬空),而普通输入口在外围悬空的情况下测量的电压是不确定的,在 VSS~VDD 之间变化,实际运用时是不能悬空的。 4、 开漏输出(Open-dnain) 开漏输出的输出口特性如下:输出低时对 VSS 阻抗极低,在负载范围内近似于 VSS;输出高时对 VSS 和 VDD 阻抗视为无穷大,输出电压取决于外部电路提供的电压(最大为芯片极限存受电压)。 5、I/O 口 顾名思义同一脚即是输入口又是输出口,在不同的时候是不同的状态,视工作情况考虑外部电路;此脚有输入状态,所以不用时不能悬空,也不能直接接地或接 VDD,需通过 47K 以上的电阻上拉到 VDD 或下拉到地。 6、如何准确判断输入/输出状态 下面通过一个电阻就可以准确判断出 I/O 的输入/输出状态。请参考下表: 悬空 10K 电阻上拉到 VDD 10K 电阻下拉到 VSS 测试结果 待测 I/O 电压 高 高 高 输出高 低 低 低 输出低 不定 高 低 普通输入 高 高 低 内部上拉 7、I/O 的内部保护 I/O 一般都有内部保护电路,均采用二极管钳位保护,保证 I/O 的电压不超过 VDD+0.7V 且不低于 VSS-0.7V,确保 I/O 不因外部一定的电压而受到损伤。 8、 应用注意事项 所有输入口均不能悬空(内部上拉的输入口除外),必须通过外部电路接上稳定的高或低电位,否则会导致 MCU 的耗电剧增或工作状态的变化。 硬件电路设计中应确保各脚的电压不超过 VDD 且不低于 VSS,否则将不仅会使 MCU 电流增大且又极易损坏芯片。 芯片外围电路设计时必须确保芯片的供电电压在其允许范围之内。 9、关于单片机高、低电位的判断 单片机输入口读取高、低电平的判断与芯片供电的VDD 有直接关系,VDD 不同,判断高、低的临界电压值也不一样。根据IC 资料,≥2/3VDD 的电压 MCU 判断为高,而≤1/3VDD 的电压值 MCU 判断为低,中间有一定的模糊区,而实际应用的经验告诉我们,单片机读到高比较容易而不容易读到低,一般0.7V 的电压才可以准确读到低.

文档评论(0)

mph + 关注
官方认证
内容提供者

该用户很懒,什么也没介绍

认证主体上海谭台科技有限公司
IP属地湖北
统一社会信用代码/组织机构代码
91310115MA7CY11Y3K

1亿VIP精品文档

相关文档