- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE
PAGE 1
数字电路实验报告
班级 姓名 学号
实验一 计数器与译码显示电路
一、 实验目的
了解计数器、译码器和数码管的逻辑功能。
熟悉 74LS161、74LS48 和数码管各管脚功能。
进一步掌握数字电路逻辑关系的检测方法。
二、 实验仪器和器材
直流稳压电源一台,双踪示波器一台,万用表一块,基本逻辑电路实验板一块,包括:
74LS00 2 输入四与非门、74LS161 4 位二进制码计数器、
74LS48 BCD-7 段译码器、数码管、发光二极管、导线若干。
三、 实验原理
1
1
D3 D2 D1 D0
Q0 Q1
Q2 Q3
A B C D
74LS161
1
74LS48
1
LT
CR
CLK
LT
ENT
END
K K K K
RBI
BI / RBO
a
b c d
e f g
a
b c
d e
f g
74LS20
四、 实验内容
按图正确接线,并将测量结果填入表格。
一、电路逻辑关系检测
利用开关将 74LS161 的 CLK 管脚多次间断接地,当管脚 2 每接地一次,用示波器测试
74LS161 的四个输出端 Q3~Q0 的电平同时观察数码管显示的数字,并将结果填入表中。
2
2 脚接地次数
Q1 Q2 Q3 Q4
显示字型
二、74LS161 功能试验
(1)异步置“0”功能:接好电源和地,将清除端 接低电平,无论其他各输入端的状态如何,测试计数器的输出端。如果操作无误 Q3~Q0 均为 0。
(3)计数位功能:将 CR 、 LD 、CET、CEP 端均接高电平,CLK 端输入脉冲,记
录输出端状态。如果操作准确,每输入一个CP 脉冲,计数器就进行一次加法计数。计数器输入 16 个脉冲时,输出端 Q3~Q0 变为 0000,此时进位输出端 TC 输出一个高电平脉冲。
二进制码
二进制码
译码器输出
数码管显示
脉冲数
Q3
Q2
Q1
Q0
a b c d e f g
1
2
3
4
5
6
7
8
9
三、合理利用上述电路,实现任意进制(十进制以内)的计数及数码显示。
四、实验结论
CC附录:集成电路管脚图
CC
CC74LS161CC74LS48V RCOQO Q1Q2 Q3ENT
CC
74LS161
CC
74LS48
f g a b e d e V
4A 4B 4Y 3A 3B 3Y g f * a b
74LS00CLRCLKD0 D1D2 D3ENPGND
74LS00
B C LT BO/ BIR D A GND 1A 1B 1Y 2A 2B 2YGND
RBO
c d * c d
原创力文档


文档评论(0)