可编程逻辑器件.pptxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
可编程逻辑器件第1页/共103页 8.1.1 PLD的分类根据其集成度和结构复杂度的不同,大致可分为3类:简单可编程逻辑器件(Simply Programmable Logic Device,SPLD)、复杂可编程逻辑器件(Complex Programmable Device,CPLD)、现场可编程门阵列(Field Programmable Gate Array,FPGA)。 第2页/共103页 1.简单可编程逻辑器件简单可编程逻辑器件SPLD属于集成度和结构复杂度都比较小的可编程逻辑器件,共同的特点是都具有可编程的与阵列、不可编程的或阵列、输出逻辑宏单元OLMC(Output Logic Macro Cell)和输入输出逻辑单元IOC(In Output Cell)。这类器件适合于规模较小的逻辑设计,典型器件有Lattice生产的GAL16V8、GAL22V10等。 第3页/共103页 2.复杂可编程逻辑器件复杂可编程逻辑器件CPLD是阵列型高密度PLD器件,大多采用了乘积项、EEPROM(或Flash)工艺等技术,其集成度大于GAL22V10,具有高密度、高速度和低功耗等特点。此类器件有更大的与阵列和或阵列,增加了大量的宏单元和布线资源,触发器的数量明显增多,多用于较大规模的逻辑设计。典型器件有Xilinx公司的XC9500系列,Altera公司的MAX7000系列,Lattice生产的ispLSI1000、2000、3000系列。 第4页/共103页 3.现场可编程门阵列现场可编程门阵列FPGA是集成度和结构复杂度最高的可编程逻辑器件,大部分FPGA采用的是基于SRAM的查找表LUT(Look Up Table)逻辑结构形式,且其内部采用矩阵式结构分布,并拥有更多的触发器和布线资源,多用于10,000门以上的大规模设计,适合做复杂的时序逻辑,如数字信号处理和各种算法。典型器件有Xilinx公司的XC4000系列、SpartanII和SpartanIII 等系列,Altera公司的Flex10K、Flex20K、CycloneII 等系列,Lattice公司的XFPGA等系列。 第5页/共103页 8.1.2 PLD的开发流程设计输入(电路图、HDL等)器件下载 设计实现 ·优化·合并、映射图8-1 PLD的一般开发流程功能仿真时序仿真器件测试第6页/共103页 (1)设计输入设计输入是由设计者对器件所实现的数字系统的逻辑功能进行描述。设计输入一般采用一种或几种设计输入源文件来描述设计对象,以实现设计要求。常用的设计输入方法有原理图输入、状态机输入、HDL(Hardware Description Language)等输入方式。其中HDL是使用最为普遍的一种设计方法,具有较好地可读性和可移植性。在设计过程中,往往采用层次化设计方法,分模块、分层次地进行设计描述,即采用自定向下的设计方法。 第7页/共103页 (2)功能仿真功能仿真主要是对所设计的电路及所有输入的电路进行功能验证,以便设计者及时修改设计中存在问题,实现设计要求。一般可以利用波形编辑器对所需检验的单个功能模块或系统输入一些数字信号,通过仿真软件得到输出波形,从而可以检验设计的正确性。需要指出的是功能仿真一般不包含设计器件的信息,是一种理想的仿真,只能验证设计的逻辑功能,与时序无关。 第8页/共103页 (3)设计实现设计实现是指从设计输入文件到熔丝图文件或位图文件的编译过程。设计实现阶段需要完成逻辑分割、器件布局和布线工作,这些一般是由可编程逻辑器件的开发系统自动完成的,而设计者可以根据设计需要用一些约束来进行干预,也可以使用编辑功能直接修改设计布局、布线结构。第9页/共103页 (4)时序仿真时序仿真是在完成布局、布线之后进行的,这时仿真工具会根据设计实现结果,给出设计中各个信号之间的逻辑功能和时序关系,以便设计者对设计的可靠性和稳定性进行评价。一般情况下通过时序仿真可以发现在功能仿真过程中不能发现的问题,例如竞争-冒险等问题。第10页/共103页 (5)器件下载器件下载是将设计实现所给出的最终设计结果文件,即编程和配置数据文件,写入或加载到设计目标芯片的过程。目前主要下载方式是边界扫描方式,即通过专用的下载电缆,将设计结果的数据文件写入到目标芯片。第11页/共103页 (6)器件测试器件测试阶段主要任务是确定设计的目标芯片是否符合设计要求,能否满足系统的工作需要。如果发现问题,则需要重新回到设计输入修改设计,直到满足系统要求。第12页/共103页 8.1.3 PLD的逻辑表示1.逻辑阵列交叉点的逻辑表示(a) 实体连接 (b) 可编程连接 (c)编程后熔丝烧断图8-2 阵列交叉点的PLD表示法第13页/共1

文档评论(0)

kuailelaifenxian + 关注
官方认证
文档贡献者

该用户很懒,什么也没介绍

认证主体太仓市沙溪镇牛文库商务信息咨询服务部
IP属地上海
统一社会信用代码/组织机构代码
92320585MA1WRHUU8N

1亿VIP精品文档

相关文档