数字电路与逻辑设,徐秀红第2章集成电路.pptVIP

数字电路与逻辑设,徐秀红第2章集成电路.ppt

  1. 1、本文档共76页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
低电平有效地三态输出与非门 低电平有效地三态门的逻辑符号 小圆圈代表低电平有效 本文档共76页;当前第30页;编辑于星期三\8点7分 ?三态门的应用 ①三态门可以接成总线结构:只要使各个门的控制端EN轮流为1,而且仅有一个为1,就可把各个门的输出轮流送到公共总线上而又互不干扰 ②三态门可实现数据的双向传递 :当EN=1,数据D0经G1门输送到总线;当EN=0,数据D0由总线经G2门取出; 本文档共76页;当前第31页;编辑于星期三\8点7分 2.2.4 TTL数字集成电路的各种系列 参数名称 系列 符号 74 74L 74H 74S 74LS 74AS 74ALS 74F ? 输入低电平最大值 VILmax/V 0.8 0.7 0.8 0.8 0.8 0.8 0.8 0.8 ? 输出低电平最大值 VOLmax/V 0.4 0.4 0.4 0.5 0.5 0.5 0.5 0.5 ? 输入高电平最小值 VIHmin/V 2.0 2.0 2.0 2.0 2.0 2.0 2.0 2.0 ? 输出高电平最小值 VOHmin/V 2.4 2.4 2.4 2.7 2.7 2.7 2.7 2.7 ? 输入低电平电流最大值 IILmax/V -1.0 -0.18 -2.0 -2.0 -0.4 -2.0 -0.2 -0.6 ? 输出低电平电流最大值 IOLmax/V 16 3.6 20 20 8 20 8 20 ? 输入高电平电流最大值 IIHmax/V 40 10 50 50 20 200 20 20 ? 输出高电平电流最大值 IOHmax/V -0.4 -0.2 -0.5 -1.0 -0.4 -2.0 -0.4 -1.0 ? 传输延时时间 tpd/ns 9 33 6 3 9 1.6 5 3 ? 每个门的功耗 mW 10 1 22 20 2 20 1.3 4 ? 延时-功耗积 Pd/pJ 90 33 132 60 18 32 6.5 12 ? 本文档共76页;当前第32页;编辑于星期三\8点7分 1. 74系列 : 标准、中速系列 3. 74S系列:为肖特基系列,采用了抗饱和三极管(肖特基三极管)和有源泄放电路,提高工作速度 4. 74LS系列:为低功耗肖特基系列,除使用抗饱和三极管、二极管和增加有源泄放电路外,还大幅度地提高了各电阻的阻值,降低了功耗,pd积综合指标较小的电路 2. 74H系列:为高速系列,相对标准74系列,其电阻值普遍减小,且输出采用复合管结构,减少了输出电阻,提高了对负载电容的充、放电速度,也缩短了三极管的开关时间 5. 74AS系列:电路和74LS系列相似,但采用低阻值电阻,故传输延迟时间较短,工作速度提高,但功耗要74LS系列的大些 6. 74ALS系列:为了降低延迟-功率积(dp积),采用较高阻值电阻,缩小器件的尺寸,在电路也做了局部的改进。其dp积是74系列门电路中最小的一种 ?注:在不同系列的TTL器件中,只要器件型号的后几位数码相同,则其逻辑功能、外形尺寸、引脚排列就完全相同。 本文档共76页;当前第33页;编辑于星期三\8点7分 2.2.5 其它双极性集成电路 ? 1. ECL集成电路 ECL电路是发射极耦合逻辑电路的简称,是一种非饱和型的高速数字集成电路。其基本门的平均延时时间小于一纳秒,在各种集成电路中,它的工作速度是最高的,多用于高速数字系统。主要缺点是对制造工艺要求高、功耗大、抗干扰能力较差 ?2. I2L集成电路 I2L电路是集电极注入逻辑的简称,是一种高集成度的双极性逻辑电路,适应于制作大规模和超大规模数字集成电路。这种电路可以在微电流下工作,功耗低,制作工艺简单,集成度可达500门/mm2。主要缺点是抗干扰能力差,工作速度低 本文档共76页;当前第34页;编辑于星期三\8点7分 2.3 CMOS集成门电路 2.3.1 MOS管的开关特性 MOS开关电路 截止区 可变电阻区 本文档共76页;当前第35页;编辑于星期三\8点7分 2.3.2 CMOS反相器的结构及工作原理 ?1. CMOS反相器的结构 CMOS反相器的电路原理图 增强型PMOS 增强型NMOS 两管参数对称,栅极相连作输入端vI,漏极相连作输出端vO,TN的源极接地,TP的源极接电源VDD,要求电源电压大于两管开启之和,即: 本文档共76页;当前第36页;编

您可能关注的文档

文档评论(0)

Zhangqing0991 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档