EDA---1位全加器(最新整理版).docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

课程名称:EDA技术与FPGA应用设计

实验项目:1位全加器

2012年6月22日

实验目的

熟悉ispDesignEXPERTSystem、Quartus=2\*ROMANII原理图设计流程的全过程。

学习简单组合电路的设计方法、输入步骤。

学习层次化设计步骤。

学习EDA设计的仿真和硬件测试方法。

实验原理

1位全加器可以由2个半加器及1个或门连接而成,因此首先完成如图的半加器设计。

使用原理图输入的方法先进行底层半加器设计,在建立上层全加器设计文件,调用半加器和或门符号,连线完成原理设计。

半加器原理图

全加器原理图

三、主要仪器设备

IspDesignEXPERT软件,FPGA配置存储芯片,硬件电路板。

实验步骤

(1)启动IspDesignEXPERT软件,并创立半加器设计项目和选择器件ispLSI1016E。

(2)添加原理图输入源文件

(3)根据上图添加半加器中的元件符号和输入输出符号,然后连线,画好半加器。

(4)将图形中半加器的添加输入输出端口并锁定引脚。

(5)画出半加器的仿真波形。

(6)删掉半加器的输入输出端口链接和引脚,将半加器变成模块的形式并保存。

(7)再把半加器当作元件,按照原理图链接。

(8)根据图形标记输入输出和锁定引脚

(9)保存所完成的全加器图

(10)建立波形仿真源文件,分别进行功能和时序仿真

(11)接好编程电缆,选择ScanBoard命令。完成一个包含菊花链中所有器件的基本结构文件。

(12)添加JEDEC文件和器件编程。

(13)根据锁定的引脚观察实验板上相应的LED灯的变化。

实验结果及分析

设计校验过程:

功能仿真:在设计输入阶段,进行逻辑功能验证,称为功能仿真或前仿真。

时序仿真:在选择了具体器件并完成布局布线方案后进行的时序仿真称为后仿真或延时仿真。由于不同器件的内部延时不一样,不同的布局、布线方案也给延迟造成了很大的影响,因此在设计处理以后,分析时序关系,估计设计的性能以及检查和消除竞争冒险等是必要的。

全加器真值表

AIN

BIN

CIN

SUM

COUT

0

0

0

0

0

0

0

1

1

0

0

1

0

1

0

0

1

1

0

1

1

0

0

1

0

1

0

1

0

1

1

1

0

0

1

1

1

1

1

1

半加器电路图

全加器电路图

全加器功能仿真图:

全加器时序仿真图:

根据真值表实验板验证结果正确。由波形图观察得证正确,时序仿真有一定的延时。

六、实验心得

这个实验是我第一次接触ispDesignEXPERTSystem这个软件。开始时按照步骤一步一步做,但因为对该软件不熟悉,所以做得比较慢。此次实验加深了对这个软件的功能的认识与操作流程的熟悉程度,以及设计一位全加器的基本思想与设计方案。

文档评论(0)

195****6963 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档