网站大量收购独家精品文档,联系QQ:2885784924

计算机组成原理实验 堆栈寄存器实验.doc

计算机组成原理实验 堆栈寄存器实验.doc

  1. 1、本文档共2页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

实验三:堆栈寄存器实验

?实验目的

1、熟悉堆栈概念。

2、熟悉堆栈寄存器的组成和硬件电路。

实验要求

完成3个对战寄存器的数据写入与读出。

实验原理

由三片8为字长的LS374组成R0、R1、R2寄存器。三个寄存器的输入输出连至BUS总线。R0-B、R1-B、R2-B经CBA二进制控制开关译码产生数据输出选通信号,LDR0、LDR1、LDR2数据写入允许信号,由二进制控制开关来模拟,均为高电频有效;T4信号为寄存器数据写入脉冲信号,上升沿有效。在手动试验状态(即‘H’状态)每按动一次“单步”命令键,产生一个T4信号。

C

B

A

选择

1

0

0

R0-B

1

0

1

R1-B

1

1

0

R2-B

实验连线

连接试验线路,把位于实验装置左上方的CTR-OUTUNIT(LDR0、LDR1、LDR2、/SW-B)与实验装置右中央的CTR-INUNIT(LDR0、LDR1、LDR2)及实验装置左下方INPUT-UNIT(/SW-B)中的控制信号作对应连接。

具体信号连接:/SW-B、/R0-B、/R1-B、/R2-B,LDR0,LDR1,LDR2

实验内容

(一)对战寄存器的写入

拨动二进制开关(INPUT-UNIT)向R0和R1寄存器置数(置数灯亮表示它所对应的数据位为“1”、反之为“0

数据开关

三态门

{CBA=001}

寄存器R0

{LDR0=1}

{LDR1=0}

{LDR2=0}

{按STEPT}

数据开关

寄存器

{LDR0=0}

{LDR1=1}

{LDR2=0}

{按STEPT}

(二)堆栈寄存器的读出

关闭数据输入三态门(CBA=000),分别打开通用寄存器R0、R1、R2输出控制位,当CBA=100时,总线指示灯(BUS-DISP-UNIT)显示R0中的数据01H;当CBA=101时,总线指示灯显示R1中的数据80H;当CBA=110时,总线指示灯显示R2的数据(随机)。

文档评论(0)

有志者事竟成 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:7114163151000053

1亿VIP精品文档

相关文档