PCB设计检验规范.pdf

  1. 1、本文档共28页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

PCB设计检验规范

目录

1布局的检验3

1.1芯片布局的规则3

1.2滤波电容布局的规则4

1.3运行灯的布局5

1.4模拟区数字区的规划6

1.5定位孔的检验6

1.6丝印层的检验6

2布线的检验7

2.1单端布线7

2.1.1内存总线7

2.1.2数字视频的布线(VPORT口数据)8

2.1.3PCI总线的布线9

2.1.4IDE总线的布线10

2.2差分布线10

2.2.1PCIe总线的布线11

2.2.2USB总线的布线12

2.2.3LAN总线的布线12

2.2.4SATA总线的布线13

2.2.5LVDS总线的布线14

3复位的检验15

3.1DSP单个器件的场合15

3.2CPU和DSP用PCI连接的场合16

4电源的检验18

4.1滤波电容的布线18

4.2电源铺铜18

4.3内电层分割19

5叠层的检验19

5.16层板的建议叠层20

5.28层板的建议叠层20

5.310层板的建议叠层21

5.412层板的建议叠层22

附录24

PCB设计中的工程、技术文件的版本管理请遵循公司质量体系《技术状态控制办法》

(文件编号QR-QG09-2011)中4.3章节进行操作。

1布局的检验

1.1芯片布局的规则

芯片布局遵循以下原则

a.芯片的布局要根据信号的走向来摆放,数字信号走线不要穿过模拟信号走线,

采用地平面作为电流回路,高速信号走线不应该流经低速信号走线,电源层尽

量与地层布在一起,类似AD转换的芯片应该算入模拟芯片中(其中电源,地要

接入模拟区,com,in要尽量靠近数字区,时钟信号走线不要流经数字信号走

线,模拟信号走线;

b.芯片与芯片之间信号走向要合理,芯片与地之间的走线要合理,如果芯片信号

走线被地隔开,则走线要与地线保持90°;

c.芯片的高速信号侧或模拟信号侧要靠近接插件,使其离插件的距离尽量短,芯

片模拟信号侧要摆放在板卡边缘侧,要远离电源芯片;

d.芯片周围的元器件,在理解原理图的基础上,严格按照原理图所指示出的位置

摆放。

1.2滤波电容布局的规则

1.2.1芯片周围滤波电容

芯片周围的滤波电容的布局遵循以下原则

a.数字信号芯片在电源边上采用瓷介贴片滤波电容进行滤波;

b.模拟信号芯片在电源边上采用一个瓷介贴片滤波电容和一个钽电容进行滤波;

c.电容摆放在芯片电源管脚边,按照电源的流向进行摆放,尽量和芯片处在同一

面;

d.BGA芯片的瓷介滤波电容可以采用0402封装,放在BGA背面芯片对应的两个电

源管脚的过孔之间。

e.电源走线进入芯片电源管脚时,必须先流经大电容,在流经小电容

f.要考虑到噪声源,在电源转换芯片前要加入滤波措施。

1.2.2电源入口滤波电容

电源出入口滤波电容的布局遵循以下原则

a.电源的滤波电容采用一个瓷介贴片滤波电容和一个(或多个)钽电容进行滤波

或者使用磁珠滤波;

b.摆放的位置要离电源近,并保持和电源芯片处在同一面。

1.2.3T型滤波电容

对于芯片的PLL电源,或者视频编解码芯片,需要对于输入芯片的电源采用T型滤

波的方法、如图1所示,一个磁珠两个电容构成了T型滤波电路:左侧为系统输入

电源1.2V,右侧为经磁珠隔离后输出电源VCCA_PLL1(1.2V)。该电源作为芯片PLL

输入电源。

图1:T型滤波电路

布局时候遵循以下原则

a.按照原理图所示的那样,电容放置于磁珠的右下侧;

b.滤波电容位置要靠

文档评论(0)

176****8341 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档