EDA选择题_原创文档.pdfVIP

  1. 1、本文档共14页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

1.在EDA工具中,能完成在目标系统器件上布局布线软件称为(C)

A.仿真器B.综合器

C.适配器D.下载器

2.在执行MAX+PLUSⅡ的(D)命令,可以精确分析设计电路输入与输出波形间的延时量。

A.CreatedefaultsymbolB.Simulator

Analyzer

3.VHDL常用的库是(A)

A.IEEE

C.WORKD.PACKAGE

4.下面既是并行语句又是串行语句的是(C)

A.变量赋值B.信号赋值

语句…ELSE语句

5.在VHDL中,用语句(D)表示clock的下降沿。

A.clock’EVENT’EVENTANDclock=’1’

C.clock=’0’D.clock’EVENTANDclock=’0’

1.IP核在EDA技术和开发中具有十分重要的地位;提供用VHDL等硬件描述语言描述的功

能块,但不涉及实现该功能块的具体电路的IP核为__A__。

A.软IPB.固IPC.硬IPD.都不是

2.综合是EDA设计流程的关键步骤,在下面对综合的描述中,__D__是错误的。

A.综合就是把抽象设计层次中的一种表示转化成另一种表示的过程;

B.综合就是将电路的高级语言转化成低级的,可与FPGA/CPLD的基本结构相映射的网表文

件;

C.为实现系统的速度、面积、性能的要求,需要对综合加以约束,称为综合约束;

D.综合可理解为,将软件描述与给定的硬件结构用电路网表文件表示的映射过程,并且这种

映射关系是唯一的(即综合结果是唯一的)。

3.大规模可编程器件主要有FPGA、CPLD两类,下列对FPGA结构与工作原理的描述中,正

确的是__C__。

是基于乘积项结构的可编程逻辑器件;

是全称为复杂可编程逻辑器件;

C.基于SRAM的FPGA器件,在每次上电后必须进行一次配置;

D.在Altera公司生产的器件中,MAX7000系列属FPGA结构。

4.进程中的变量赋值语句,其变量更新是_A__。

A.立即完成;

B.按顺序完成;

C.在进程的最后完成;

D.都不对。

5.VHDL语言是一种结构化设计语言;一个设计实体(电路模块)包括实体与结构体两部分,

结构体描述__D__。

A.器件外部特性;

B.器件的综合约束;

C.器件外部特性与内部功能;

D.器件的内部功能。

6.不完整的IF语句,其综合结果可实现___A___。

A.时序逻辑电路B.组合逻辑电路

C.双向电路D.三态控制电路

7.子系统设计优化,主要考虑提高资源利用率减少功耗(即面积优化),以及提高运行速度

(即速度优化);指出下列哪些方法是面积优化___B___。

①流水线设计②资源共享③逻辑优化④串行化⑤寄存器配平⑥关键路径法

A.①③⑤B.②③④

C.②⑤⑥D.①④⑥

8.下列标识符中,__B___是不合法的标识符。

A.State0B.9moonC.Not_Ack_0D.signall

9.关于VHDL中的数字,请找出以下数字中最大的一个:__A__。

A.2#1111_1110#

B.8#276#

C.10#170#

D16#E#E1

10.下列EDA软件中,哪一个不具有逻辑综合功能:__B__。

+PlusII

II

1、2.基于EDA软件的FPGA/CPLD设计流程为:原理图/HDL文本输入→__A__→综合→适配

P14

→____B____→编程下载→硬件测试。

A.功能仿真B.时序仿真

C.逻辑综合D.配置

3.IP核在EDA技术和开发中具有十分重要的地位;提供用V

文档评论(0)

134****7660 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档