网站大量收购闲置独家精品文档,联系QQ:2885784924

项目一位全加器.ppt

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

田瑞利qq:512589021公共邮箱:密码:201366教材;EDA技术与实践,清华大学出版社,2011.12参考书:王芳,LD/FPGA技术应用,电子工业出版社,2011.11罗力凡等,基于FPGA开发快速入门.技巧.实例,人民邮电出版社,2009.5《EDA技术应用》项目课件项目一1位全加器的原理图输入设计一、项目描述1.项目任务全加器是常用的组合逻辑电路,是数字电路中用来实现二进制运算的基本电路。一位全加器是最简单的全加器,可用作实现多位全加器的单元电路。本项目就是采用数字电路中利用基本门设计组合逻辑电路的方法,在PLD平台上设计一个全加器电路。一、项目描述项目目标二、项目资讯五项内容EDA技术概述FPGA与CPLDMAXII器件介绍PLD开发软件QuartusII可编程逻辑器件的设计应用流程(使用专题课件一、二、三教授相应内容)二、项目资讯可编程逻辑器件的设计应用流程包括设计准备、设计输入、设计处理和器件编程四个步骤相应的功能仿真(前仿真)、时序仿真(后仿真)和器件测试三个设计验证过程。三、项目分析1.电路功能分析1位全加器属于组合逻辑电路,其功能如下所示。2.硬件电路设计PLD器件选择:采用价格较低、规模较小的CPLD来实现。此设计采用Altera的MAXII系列EPM240来实现。硬件电路:三、项目分析三、项目分析3.软件设计思路列出真值表,化简,得到最简逻辑表达式,这样就可以通过基本门电路来实现全加器的设计。逻辑电路图:四、项目实施硬件平台准备微机一台(WindowsXP系统、安装好QuartusⅡ5.0等相关软件)EDA学习开发板一块USB电源线一条ISP下载线一条。四、项目实施——1.QuartusⅡ原理图设计(1)创建工程①②③④⑤四、项目实施——1.QuartusⅡ原理图设计建原理图文件四、项目实施——1.QuartusⅡ原理图设计四、项目实施——1.QuartusⅡ原理图设计绘制原理图、保存文件四、项目实施——2.项目编译分析综合四、项目实施——2.项目编译管脚分配四、项目实施——2.项目编译全编译--选择Processing→StartCompilation命令四、项目实施——3.波形仿真创建一个仿真波形文件四、项目实施——3.波形仿真添加节点,设置波形四、项目实施——3.波形仿真保存仿真波形文件四、项目实施——3.波形仿真波形仿真

文档评论(0)

SYWL2019 + 关注
官方认证
内容提供者

权威、专业、丰富

认证主体四川尚阅网络信息科技有限公司
IP属地四川
统一社会信用代码/组织机构代码
91510100MA6716HC2Y

1亿VIP精品文档

相关文档