网站大量收购独家精品文档,联系QQ:2885784924

微电子概论(第3版)课件6-2-3数字系统EDA技术-IP核20220828.pptx

微电子概论(第3版)课件6-2-3数字系统EDA技术-IP核20220828.pptx

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

IntroductiontoMicroelectronicsThirdEdition《微电子概论》(第3版)郝跃贾新章史江一

6.2.1传统ASIC设计流程6.2数字系统EDA技术目录6.2.2并行交互式数字集成电路设计流程6.2.3IP核

1.IP核的含义与分类(1)IP核:是一种预先设计好并且经过验证具有某种确定功能的集成电路、器件或部件。IP核是SoC设计的基础。软IP核:在较高的抽象层次描述,通常以文本(比如HDL)的形式提交给用户,文本中一般包括逻辑描述、结构描述,以及一些可以用于测试、分析、综合但未能物理实现的文件,用户可以根据应用需求进行IP功能的裁剪与定义。优点:工艺无关;可裁剪;没有物理形状限制缺点:PPA不确定(2)IP核分类:软IP核(softIPcore)、固IP核(firmIPcore)和硬IP核(hardIPcore)。residue=16’h0000;if(high_bits==2’b10)residue=state_table[index];elsestate_table[index]=16’h0000;

1.IP核的含义与分类硬IP核:以物理形式存在并交付用户的IP核。它提供给用户的是电路物理结构掩膜版图和全套工艺文件,或者提供用户可以完成物理设计的库文件,由代工厂进行完整版图merge。优点:PPA确定有保障;集成工作量小。缺点:绑定工艺,不可修改,灵活性较差固IP核:以逻辑结构形式存在并交付用户的IP核。它提供给用户的是电路的逻辑结构,支持仿真和综合,介于软IP核与硬IP核之间。

1.IP核的含义与分类(3)典型IP核:处理器类:ARMCortex系列(M3、R5、A53等)、PowerPC……算法类:AI、GPU、FFT、Cordic……接口类:PCIe、Ethernet、ADC、DAC、Serdes、USB……存储类:sram、Flash……电源类:LDO时钟类:PLL、DLL…………

2.IP核复用技术(1)软IP核裁剪:面向目标系统功能,对IP核进行配置设计,确定IP核功能(2)接口时序设计:依据IP核时序规格和系统时序规设计IP核接口,确保IP核时序正确。对于软IP核/固IP核,需要确认设计约束;对于硬IP核,需要注意版图布局位置、方向等要求。(3)片上互连架构设计:对于集成多个IP核/模块的SoC系统,需要规划系统的互连架构,IP核/模块之间的衔接接口,确保系统数据之间的交互效率。

3.IP核设计技术(1)软IP核可配置设计:面向多种应用场景,需要考虑IP核的可配置设计,通过配置裁剪、定义IP核目标功能,确保配置后IP核对功能精确匹配(2)接口时序设计:依据应用场景,IP核的接口时序尽可能标准化,使得IP核集成过程可以无缝对接或者修订最少,IP核接口时序要考虑集成时的时序柔性。软IP核/固IP核提供指导性设计约束;硬IP核,提供接口时序以及驱动、负载信息。(3)IP核可测性设计:IP核核设计需要考虑IP核的可测性,方便IP核测试和系统测试。

文档评论(0)

balala11 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档