- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
10位高速异步通信逐次逼近型ADC的设计
摘要
ADC
在全面数字化时代,模数转换器()是打通模拟领域与数字领域通道的关键工
具,其本身的处理能力决定了后续处理信号的应用程度。逐次逼近型模数转换器
(SuccessiveApproximationRegister,SARADC)因其结构简单、功耗低、转换速度适中,
被用来实现快速采集、测试测量、计算处理、转换信息等目的。但随着制造工艺的快速
发展和设计方法的创新,如何在保证分辨率(转换精度)的前提下进一步推动逐渐逼近
型模数转换器向高速和低功耗方向发展,仍是一个值得深入研究的问题。本论文针对保
证分辨率,提高采样速度等问题设计了一款高速异步通信逐渐逼近型ADC,解决保障
分辨率(转换精度)的同时,能够一直保持高速采样的问题。主要研究内容如下:
1.65CMOSMSPS
设计了一种基于纳米工艺尺寸的分辨率为十位,采样率达五十
的异步通信逐渐逼近ADC,用于保证分辨率的同时稳定接收频率范围为25MHz的信号。
对ADC各个模块进行探究,采用分模块电路研究思路,从采样保持电路到异步逻辑通
信电路,由理论入手研究不同电路架构的作用和所能实现的功能,搭建传统电路架构探
究各个基础模块电路实现功能。
2.在传统电路研究的基础上,针对采样保持电路、电容DAC电路、比较器电路、
异步逻辑通信电路的不同电路架构问题进行创新改进。结合栅压自举开关电路从电容上
级板进行采样,解决采样保持电路中电容失配问题。基于传统电容DAC电路运用分段
VCM-BasedDAC
结构电容技术,设计了一种基于共模输入电平()开关策略的电容电
路,其中设计两个电容阵列采用全差分结构,用于进一步保障分辨率的精度。对比于传
统静态Pre-OP架构结合Latch比较器设计了动态比较器电路模块,以实现消除比较器前
10
端失调电压的目的。最后设计了实现异步通信逻辑电路以及分辨率为位的数模转换
DAC
数字电路(),确保模拟信号转换到数字信号的准确。
3.采用EDA软件进行电路搭建,使用其中的virtuoso模块进行电路仿真,当采样
率为50MSPS时,所设计的逐渐逼近ADC最大动态特性中峰值信噪比(SNDR)为62.40
分贝,有效位数(ENOB)为10.0728位,无杂散动态范围(SFDR)为78.96分贝。所设计的
逐次逼近型ADC电路架构实现了减少长时间开关闭合时功率的不必要损耗,并且相比
I
于传统单调电容电路结构功耗降低了87%,削弱了电路中共模噪声的干扰,使得运放输
出不会饱和,避免了信息数据输出不精确的问题。
【关键词】:模数转换器;逐渐逼近型ADC;异步通信;分辨率
II
Designofa10-bithigh-speedasynchronous
communicationsuccessiveapproximationADC
(空一行)
Abstract
行)
Intheeraofacomprehensivedigitalization,theanalog-to-digitalconverters(ADC)isa
keytoolforopeningupthechannelsofsimulationanddigitalfields.Theprocessingabilityof
its
原创力文档


文档评论(0)