【模数转换器的概述2600字】.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

模数转换器的概述

1.1ADC的基本原理

ADC可被视为编码器,基本原理是对输入模拟信号在时域进行等间隔采样,将采

样结果保存至下次采样到来时,在此过程中对采样值进行取整数操作,用一组二进制

码表示该整数。基本框图如图2-1所示,该过程可以通过四个步骤来实现即采样、保

持、量化、编码。

前置滤波器采样/保持童化器编码器

图2-1ADC的基本框图

1.2几种主要类型的ADC及特点

ADC按照采样率进行划分,可以将其分为过采样ADC和奈奎斯特采样ADC[1];

按照性能指标可以分为高速度ADC以及高精度ADC;根据电路结构,他们可以被划

分为串行ADC、并行ADC、和串并行ADC。在率范围内,还可以将其细分为更多

种类问:中低速ADC可分为过采样Z-AADC.SARADC;高速ADC可分为全并行

闪烁ADC、两步式ADC以及流水线型ADC等。

1.1.1全并行闪烁ADC

如图2-2为FlashADC的典型结构,通过2村个串联电阻对参考电压Vref进行分

压,采用2巨1个比较器,实现NbitFlashADC,由于比较器网络输出为温度计码,所

以我们需要通过译码电路将其转换为二进制码闽,再进行输出。

图2-2全并行闪烁ADC结构图

1

全并行闪烁ADC的特点:

(1)工作速度快,经过一次比较就可以完成电路要求。

(2)电路整体面积很大,功耗也比其他种类ADC大。

(3)工作精度有限。该结构中,由于电阻是非线性的。所以电阻的匹配特性也

会影响它的参考电压,并且随着比较器个数的增加,其输入电容数目也会增加的特别

多,所以会对精度有所限制。

1.1.2机步式ADC

如图2-3所示,首先使用粗分式FlashADC获取高位Ni位,然后将Ni位执行数

模转换操作,从原始信号中减去运算后所得到的模拟值,之后将裕度放大2^倍,最

后在通过使用细分式FlashADC把经过放大2^倍后的余量通过模数转换来获得相应

低的N2位。

两步式ADC具有面积小,功耗低,对比较器失调的敏感性差等优良特性。除此

之外,两步式ADC的转换精度能够到达Wbit以上,但S/H电路会限制ADC的最高

转换速度。

图2-3两步式ADC结构图

1.1.3流水线ADC

如图2-4所示,流水线型ADC由m级FlashADC级联构成,从最高位到低位依

次算出相应的数字码。因为每级都包含有采样电路,各级可以同时工作,很大程度上

提高了转换速度闽,除此之外,由于流水线型ADC噪声逐级衰减,使各级功耗可以

逐级降低,所以整个电路功耗相对较小。

Dout

2

图2-4流水线型ADC结构图

1.1.4逐次逼近型ADC

如图2-5所示,SARADC主要由采样保持电路、DAC、COP和SARLOGIC组

成,整个系统工作原理如下,首先,整个系统的模拟输入电压经过采样/保持电路执行

采样保持操作,同时将DAC进行初始化操作,比较器将对应的输出模拟电压值与模

拟输入值进行比较,二者之间的差值将经过比较器进行量化,SARLOGIC会根据量

化出的逻辑高低电平来改变DAC的输入,以此来改变DAC输出值,之后再次与模拟

输入值进行比较,重复该过程,直至达到整个系统要求的精度。由工作过程可以看出,

该ADC在一个时钟周期内仅能完成对一位的转换,所以要完成N位的转换则需要N

个时钟周期叫所以存在采样率不高且输入带宽较低等问题。但是SARADC也有其

独特的优势:电路结构简单,面积小,系统功耗低,灵活性好且无延时问题。采样保

持电路性能,DAC转换性能指标以及比较器的精度将很大程度上影响模数转换器的整

体性能。比较器的复杂程度并不会随着系统分辨率的增加而成指数增长,而

您可能关注的文档

文档评论(0)

文档之家 + 关注
实名认证
文档贡献者

文档创作者

1亿VIP精品文档

相关文档