电子秒表电路设计--大学生毕业论文.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子秒表电路设计--大学生毕业论文.doc

【标题】?电子秒表电路设计 【作者】刘汉国 【关键词】?石英晶体振荡器??分频器??计数器??译码器? LED显示器 【指导老师】王玉平 【专业】物理学 【正文】 1前言 随着科学技术的不断发展,人们对时间的计量精度要求越来越高,高精度计时工具的大量涌现,然而高精度计时工具大多都使用石英晶体振荡器,由于电子秒表,石英表,石英钟都采用石英技术,走时精确,精度高,使用方便,不用经常校时,数字显示代替指针显示,便于读取时间,用集成电路设计脉冲翻转代替齿轮传动,减小计时误差。为获得高精度计时仪器,不少学者也对此进行过深刻的研究。 陆运华?《基于Multisim 2001数字式电子秒表的设计》?电子制作?该篇文章主要介绍了怎样在Multisim 2001仿真软件中设计数字式电子秒表,该电路秒信号由555时基电路和附属元件组成信号发生器发出,74LS160?构成计时主体电路,74LS48构成译码电路由七段数码显示器对译码进行显示,由基本RS触发器构成校时电路。 赵淑范《数字式电子秒表的设计》?长春大学学报??该电路通过各单元设计,整体调试方法。由石英晶体振荡器,反向器构成信号发生器,由分频器得到秒信号。CMOS计时元件构成计时电路,基本RS触发器构成校时电路,74LS47及数码管构成译码显示电路。 于秀霞?张玲霞《数字式电子秒表的设计》?长春大学学报??此电路中信号发生器由石英晶体振荡器和反向器构成,产生4MHz信号经由74LS192、74LS161构成的分频器得到秒信号。推动74LS161组成的计时主体电路,主体电路输出信号经74LS47构成的译码器、数码管,译码显示,扩展部分由基本RS触发器组成校时电路。 林丽芬《数字秒表的设计与实现》福建电脑? 555集成电路和阻容元件构成秒信号发生器,由机械开关构成校时电路,CMOSCD180构成计数器,74LS74LED译码显示。 本设计不但具有传统电子秒表的各项功能,而且能清零,整点报时。同时该设计将用EWB(5.0)[1]电子仿真软件进行仿真,辅助设计,使我们从面包板上复杂的连线中解放出来,用鼠标轻松地构建电路,修改元件参数,以实现对具体电路的仿真,从而极大地减小工作量、提高工作效率、缩短工作时间。 2设计要求 (1)电子秒表电路设计的一般原理 (2)设计完整的电子秒表电路图 (3)详细说明其使用方法 3设计内容 (1)设计一个具有“秒”“分”“时”显示的电子秒表(23时59分59秒)。 (2)具有校时功能,复位清零功能,正常计时功能,整点报时功能,并可以通过仿真软件对各功能进行演示。 4设计方案 ????数字电子秒表逻辑框图如(图一)所示:由石英晶体振荡器、分频器、计数器、译码显示器、校时电路和整点报时电路组成。 ? 5系统工作原理 本设计中脉冲发生器电路采用典型的石英晶体多谐振荡器,其输出频率取决于石英晶体的振荡频率,石英晶体的谐振频率为32768Hz,故输出频率也是32768Hz。32768Hz信号由两片CMOS4520经3次16分频和一次8分频得到1 Hz的秒脉冲信号送给计数器。 ????计数模块由3个相互独立的小模块组成,其中秒计数模块和分计数模块结构相同,由两片74LS160集成电路组成60进制计数器,当秒计数器累计60个秒脉冲信号时,秒计数器?????复位并产生一个分进位信号,当分计数器累计60个分脉冲信号时分计数器复位并产生一个时进位信号。时计数模块是由两片74LS160构成24进制计数器,对时脉冲信号进行计数,累计24小时为一天。译码显示模块中每片74LS48的数据输入端对应着相应的74LS160的数据输出端,将计数器的8421BCD码转换成七段数码显示输出,驱动各相应数码管显示当前时间。 整点报时电路由555时基电路组成多谐振荡器,同时受到报时系统电路的控制,在不同的时候发出不同频率的信号。当达到59分56、57、58秒时分十位、分个位,秒十位、秒个位都输出高电平,使500Hz信号得以输出。而在59分59秒时1000Hz信号得以输出,平时报时系统均输出低电平来控制555集成电路。 复位清零电路要控制每个计时器的复位清零端,当复位键按下时,各复位清零端为低电平,由于清零端低电平有效,故完成复位清零功能。 ????校时电路由基本RS触发器和两个与非门,一个或非门组成,(见校时电路图),分校时电路中当K置2时分进位信号不能输入,由秒信号对分个位进行置数,当K置于1时分进位信号才能输入,或非门输出仅由分进位信号决定。校时“时”电路与“分”电路相同。 6单元电路设计、原理、器件选择 6.1.信号发生器??? 由于在数字系统中计数脉冲频率的稳定性直接决定着计时的精度,都要求时钟脉冲的重复频率f十分稳定。利用555时基电路可以组成

文档评论(0)

精品资料 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档