直接数字频率合成器的研究.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
【标题】直接数字频率合成器的研究 【作者】余 江 霞 【关键词】直接数字频率合成器  频率合成? DDS+PLL 【指导老师】陈 光 彦 【专业】电子信息科学与技术 【正文】1引言在空间通信、雷达测量、遥测遥控、射电天文、无线电定位、卫星导航和数字通信等先进的电子系统中,要完成其功能均需要利用频率或相位信息,或者即便是不直接利用频率、相位信息,都必须在高稳定频率源的前提下[7]。因此,无一例外,它们都需要一个高性能的频率合成器。正因为频率合成技术是一项关键技术,根据它研制的频率合成器的性能好坏直接影响雷达、导航、通信、空间电子技术及仪器、仪表等技术的性能指标,因此世界各国一直都非常重视频率合成技术的发展和研究。近些年来,国外频率合成器的研制技术已达到相当高的水平,各种形式的频率源、信号源都有定型产品。国内频率合成器的研究工作也开展得如火如荼,虽然取得了一定的成绩,但由于受器件、工艺等方面的制约,工作频率还不高,与国外先进技术水平相比,仍有较大的差距。为此,开展高性能频率合成器的研制对推动军用、民用通信系统的研制具有极其重要的意义[2]。20世纪70年代以来,数字集成电路和微电子技术的迅速发展,为一种新的合成技术一直接数字频率合成(Direct Digital Synthesis),简称DDS技术的产生提供了条件。DDS技术就是直接数字频率合成技术,是一种基于全数字技术,从相位概念出发直接合成所需波形的一种频率合成技术。??直接数字频率合成技术具有频率分辨率高、频率转换时间短、输出频率相对带宽较宽、频率捷变时相位连续以及任意波形输出能力等突出优点。此外,DDS各部件几乎均属于数字信号处理部件,功耗低,体积、重量小,易于实现集成化。DDS技术的诸多优点使得它自产生以来即成为数字信号处理领域的一个重要分支,成为当今频率合成的生力军,并广泛地应用于雷达、通信、航天以及军事等领域。在数字调制方面,它可以用来实现FSK、QPS、8PSK等调制。在雷达频率源方面,它可以实现多点、窄步长、高相噪的频率源以及线性调频频率源。在扩频通信方面,可实现CDMA/FH工作方式以及任意规律的调频模式[4]。2 DDS的结构及工作原理2.1 DDS的结构DDS的基本结构包括相位累加器、正弦查询表ROM、数模转换器(DAC)以及低通滤波器等,如图2.1所示,其中相位累加器和正弦查询表ROM合称为数控振荡器NCO。下面将予以介绍。图 2.1??正弦输出 DDS?的原理图2.1.1?相位累加器相位累加器是DDS最基本的组成部分,用于实现相位的累加并存储其累加结果。若当前相位累加器的值为∑n,经过一个时钟周期后变为∑n+1,则满足:∑n+1=∑n+K????????????????????????????????????????????????????????(2-1)?由公式?(2-1)可见,∑n为一等差数列,不难得出:??∑n=n×K+∑o???????????????????????????????????????????????????????(2-2)?其中∑o为相位累加器的初始相位值。?相位累加器的基本结构如图2.2所示,它由一个N-bits加法器和一个N-bits寄存器构成,寄存器通常采用N个D触发器来构成。?图2.2??相位累加器基本结构相位累加器的基本结构如图2.2所示,它由一个N?位加法器和一个N?位寄存器构成,寄存器通常采用N?位D触发器来构成。在此基础上,有人提出了改进的相位累加器结构,如图2.3所示,该结构降低了输出频谱对相位累加器初始状态值的依赖程度,可降低杂散幅度约4dB。?图2.3改进的相位累加器结构2.1.2?正弦查询表 ROMDDS查询表ROM所存储的数据是每一个相位所对应的二进制数字正弦幅值,在每一个时钟周期内,相位累加器输出序列的高n位对其进行寻址,最后输出为该相位对应的二进制正弦幅值序列。?可以看出,ROM的存储量2nXm为比特。其中n为相位累加器的输出的高位数(用于寻址的位数),m为ROM的输出位数。若n=16, m=8,可以算出ROM的容量为524288比特。在一块DDS芯片上集成这么大的ROM会使成本提高,功耗增大,且可靠性下降,所以就有了许多的压缩ROM容量的方法。而且,容量压缩了还可以使用更大的n和m值,进而使DDS的杂散性能提高。由于正弦函数具有对称性,所以可以用0—π/2内的幅度值来表示0—2π?内的幅度值,最高两位地址码用来表示象限。下面介绍的是0—π/2的ROM压缩存储技术。2.1.3?数模转换器DAC数模转换器DAC的作用是将数字量形式的波形幅值转换成所要求合成频率的模拟量形式信号,低通滤波器用于衰减和滤除不需要的取样分量以便输出频谱纯净的正弦波信号。实际上DAC输出信号的电压并不真正能连续可变,而是以

文档评论(0)

精品资料 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档