组原课设:阵列除法器的设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
沈阳航空航天大学 课 程 设 计 报 告 课程设计名称:计算机组成原理课程设计 课程设计题目:阵列除法器的设计 院(系):计算机学院 专 业: 班 级: 学 号: 姓 名: 指导教师: 完成日期:2011年1月14日 目 录 第1章 总体设计方案 1 1.1 设计原理 1 1.2 设计思路 3 1.3 设计环境 4 第2章 详细设计方案 7 2.1 顶层方案图的设计与实现 7 2.1.1创建顶层图形设计文件 7 2.1.2器件的选择与引脚锁定 8 2.1.3编译、综合、适配 9 2.2 功能模块的设计与实现 9 2.3 仿真调试 11 第3章 编程下载与硬件测试 14 3.1 编程下载 14 3.2 硬件测试及结果分析 14 参考文献 16 附录(电路原理图) 17 第1章 总体设计方案 1.1 设计原理 阵列除法器是一种并行运算部件,采用大规模集成电路制造与早期的串行除法器相比阵列除法器不仅所需的控制线路少而且能提供令人满意的高速运算速度。如不恢复余数阵列除法器补码阵列除法器等等CAS单元所组成的流水阵列来实现的它有四个输出端和四个输入端。当输入线P=0时CAS作加法运算;当P=1时CAS作减法运算。逻辑结构图逻辑结构图CAS单元的输入与输出的关系可用如下一组逻辑方程来表示:Si=Ai⊕(Bi⊕P)⊕CCi+1=(Ai+Ci)·(Bi⊕P)+AiCi当P=0时Si=Ai⊕Bi⊕CiCi+1=AiBi+BiCi+AiCi 当P=1时,则得求差公式:Si=Ai⊕Bi⊕Ci Ci+1=AiBi+BiCi+AiCi其中Bi=Bi⊕1。在减法情况下,输入Ci称为借位输入,而Ci+1称为借位输出。不恢复余数的除法也就是加减交替法。在不恢复余数的除法阵列中每一行所执行的操作究竟是加法还是减法取决于前一行输出的符号与被除数的符号是否一致。当出现不够减时部分余数相对于被除数来说要改变符号。这时应该产生一个商位0”,除数首先沿对角线右移然后加到下一行的部分余数上。当部分余数不改变它的符号时商位1”,下一行的操作应该是减法。由顶部一行和最右边的对角线上的垂直输入线来提供的沿对角线方向进入这个阵列当输入线P=0时CAS作加法运算;当P=1时CAS作减法运算是用一个可控加法/减法(CAS)单元所组成的流水阵列来实现的。推广到一般情况一个(n+1)位除(n+1)位的加减交替除法阵列由(n+1)2个CAS单元组成其中两个操作数(被除数与除数)都是正的 = 0. X1 X2 X3 X4,除数为Y= 0. Y1 Y2 Y3Y4,商数为Q = 0. Q1 Q2 Q3Q4,它的余数为R = 0. 000 R4 R5 R6R7R8,字长为5。 要是实现的除法功能是一个四位除数与被除数的相除运算。 被除数X是一个4位的小数:X = 0. X1 X2 X3 X4 它是由顶部一行垂直X的输入线来提供的。 除数Y是一个4位的小数:Y= 0. Y1 Y2 Y3 Y4 它沿对角线方向进入这个阵列。这样就用阵列的右移来代替了除法运算中的被除数左移:即让余数保持固定,而将除数沿对角线右移。 商?Q是一个4位的小数:Q = 0. Q1 Q2 Q3 Q4 它在阵列的左边产生。 余数?R是一个8位的小数:R = 0. 000 R4 R5 R6R7R8 它在阵列的最下一行产生。 由于本次设计要完成的是两个正整数的相除,所以最上面一行的控制线P置成“1”。减法是用加上绝对值相反数的补码来实现的,而在第一行的末端P以“1”值传递给进位输出,此举正好满足了减法运算中按位取反末位加一来形成补码的操作。这时右端各CAS单元上的反馈线用作初始的进位输入。每一行最左边的单元的进位输出决定着商的数值。将当前的商反馈到下一行,我们就能确定下一行的操作。由于进位输出信号指示出当前的部分余数的符号,它将决定下一行的操作将进行加法还是减法。??? 1.3 设计环境 (1)硬件环境 ?伟福COP2000型计算机组成原理实验仪 COP2000计算机组成原理实验系统由实验平台、开关电源、软件三大部分组成实验平台上有寄存器组R0-R3、运算单元、累加器A、暂存器B、直通/左移/右移单元、地址寄存器、程序计数器、堆栈、中断源、输入/输出单元、存储器单元、微地址寄存器、指令寄存器、微程序控制器、组合逻辑控制器、扩展座、总线插孔区、微动开关/指示灯、逻辑笔、脉冲源、20个按键、字符式LCD、RS232口。 COP2000计算机组成原理实验系统各单元部件都以计算机结构模型布局,清晰明了,系统在实验时即使不借助PC 机,也可实时监控数据流状态及正确与否, 实验系统的软硬件对用户的实验设计具有完全的开放特性,系统提供了微程序控制器和组合逻辑控制器两种控制器方式,

文档评论(0)

企业资源 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档