1409数字电子技术6.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
教科书: 张炳达,注册电气工程师执业资格考试专业基础考试复习教程,天津大学出版社,2013年 参考书1:元增民,模拟电子技术,修订版,清华大学出版社2013 参考书2:元增民,数字电子技术讲义,长沙大学(电子稿) 模拟电子技术与数字电子技术 制作:元增民 1409期主讲人:元增民 / 注册电气工程师专业基础考试 / 3.5.1 基本RS触发器 3.5.2 可控RS触发器及其组成的计数器的空翻现象 3.5.3 JK触发器 3.5.4 D触发器 3.5.5 T触发器及T触发器 第3章 数字电子技术(5) 3.5 触发器 / 与门输入端见0出0,与非门见0出1,其他输入无效,可以说0封锁(阻塞)与门及与非门;与门及与非门有一个输入为1,其他输入畅通无阻,可以说1敞开与门及与非门; 或门输入端见1出1,或非门见1出0,其他输入无效,可以说1封锁(阻塞)或门及或非门;或门及或非门有一个输入为0,其他输入畅通无阻,可以说0敞开或门及或非门; 与非门最常见,要牢记与非门最重要的特征:见0出1,全1出0。 逻辑门电路被封锁,输出量不再随着输入量变化而变化,是记忆的基础;逻辑门电路敞开,输出量随着输入量变化而随时变化,相当于随时可以写入信息。 逻辑电路被称为门电路,就是基于其既可封锁又能敞开。逻辑门的封锁与敞开是时序逻辑电路的基础。时序逻辑电路正是利用逻辑门的封锁及敞开的有机组合进行工作的。 逻辑门电路的封锁、敞开、写入及记忆原理 * / 242页图3.5-1 图2.1.1 基本RS触发器原理及符号 禁止 0 0 存1 1 0 存0 0 1 记忆 1 1 Q 表2.1.1 基本RS触发器逻辑功能 * 74LS279芯片内部有四个基本RS触发器,每个触发器只有一个主输出Q ,没有副输出 ,其中有两个RS触发器拥有两个直接置位控制端子 ,更方便应用 基本RS触发器除了直接用来组成抢答器(裁决器)之外,其主要用途是用来组成可控RS触发器、JK触发器、D触发器、T触发器、T′触发器等各种实用触发器。 图2.1.2 四RS触发器74LS279 / 两个运动员进行田径比赛,谁先到达终点按下自己的按钮,使自己的灯亮,并发出反馈信号0封锁1号、2号与非门,别的运动员即使按下按钮,所发信号也会被阻挡在与非门之外,不可能再使他们的灯亮,见图2.1.2。 2选1抢答器 / 图2.1.6 低电平双重置位-复位RS触发器 图2.1.7 互补置位-复位RS触发器 / (a) 原理 (b) 符号 244页图3.5-5 参考书 图2.1.8 高电平有效的可控RS触发器 表2.1.2 可控RS触发器逻辑功能 记忆 X X 0 记忆 0 0 1 存0 1 0 1 存1 0 1 1 禁止 1 1 1 Q R S CP / 参考书2 图2.1.9 用可控RS触发器做成的基本计数器——空翻现象 参考书2 图2.1.10 图2.1.9计数器的空翻现象 / 参考书2 图2.1.11 CP=1期间计数器空翻现象的Multisim仿真 / (a) 防空翻原理 (b) JK触发器 (c) 后沿触发JK触发器符号 图(b)所示JK触发器功能可总结如下: J=K=1时,S1、R1畅通无阻,为计数功能。 J=K=0时相当CP=0,S1、R1被封锁,触发器输出保持不变。 J=1、K=0时,相当于只有置位信号,没有清零信号,无论此前状态如何, 触发器都在CP下降沿使Q=1,触发器置位。 J=0、K=1时,相当于只有清零信号,没有置位信号,无论此前状态如何,触发器都在CP下降沿使Q=0,触发器复位。 把这样能翻转计数、能保持、能与CP脉冲同步置位或复位的触发器叫做JK触发器。 图2.2.1 下降沿触发翻转的维持-阻塞主从触发器(JK触发器) / 247页3.5-13 图2.2.2 D触发器及其符号 将JK触发器的J通过非门后接K端子,见图2.2.2。由此K与J总是互非,原来的JK触发器的四种功能减为置位和清零两种功能,Q跟着J变化,但在时间上总是滞后一个时钟脉冲,英语即Delay,所以把J端子命名为D端子,所制成的叫做D触发器,其符号见图2.2.2,其逻辑功能为 / (a) T触发器原理 (b) T触发器符号 (c) T′触发器符号 图2.2.3 T触发器、T′触发器及其符号 将JK触发器的J、K端子接在一起,见图2.2.3。由此K与J总是同相,原来的JK触发器的四种

文档评论(0)

leidian4835 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档