面向硬件实现的一种视频实时缩放算法.pdfVIP

面向硬件实现的一种视频实时缩放算法.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
面向硬件实现的一种视频实时缩放算法.pdf

第37卷 第3期 电 子 器 件 Vo1.37 No.3 2014年 6月 ChineseJournalofElectronDevices Jun.2014 A HardwareImplementationOrientedAlgorithm forReal-TimeVideoScaling XUYuan,GUANZeang,ZHUMingcheng ,FENGYanjun,ZHANGJianguo (1.SchoolofInformationEngineering,s^e,m University,ShenzhenGuangdong518060,China; 2.ShenzhenZhenhuaMicroelectronicsCo.,Ltd,ShenzhenGuangdong518060,China) Abstract:Tomeettherequirementsofhigh-resolutionimagescalingrateandfunction,ahardwarerachitectureforthe interpolationalgorithmbasedonBicubicInteprolation(BI—CUBIC)wasproposedofritshighcomplexityandgood quality.Thesystem wasbuiltbasedontheprincipleofthealgorithm withhighlypipelinedarchitecture,andfinallyim— plementedintheXILINX VirtexS-110T chipaftereachmodulehadbeendesignedandverifiedonXILINX software. Th etestsshow thattheFPGA chipcanachieveanyrabitraryproportion scalingfunction with anysizepictures,and occupylesschipresourceswhiletheprocessingcapacityisabletoreach1080pixel48framespersecond. Keywords:digitalimageprocessing;imageresizing;FPGA;BI—CUBIC;XILINX EEACC:614OC doi:1O.3969/j.issn.1005—9490.2014.03.040 面 向硬件实现的一种视频实时缩放算法 徐 渊 ,关则昂 ,朱明程 ,冯雁军 ,张建 国 (1.深圳大学信息工程学院,广东 深圳518060;2.深圳市振华微电子有限公司,广东 深圳 518060) 摘 要 :为了满足对高分辨率图像缩放处理速率和功能的要求,依据复杂度高、效果好的双立方内插值(BI—CUBIC)提出了一 种面向硬件实现的插值算法 ,在该算法原理基础上结合高度流水线结构搭建系统架构,用XILINX软件设计验证各功能模块 后将系统实现在该公司的Virtex5—110T芯片上。测试证明该FPGA芯片能够实现对任意比例尺寸图像的任意比例缩放功能, 占用较少芯片资源同时处理能力达到 1080pixel每秒48帧。 关键词 :数字图像处理;图像缩放;FPGA;双立方内插值;XILINX 中图分类号 :TP391 文献标识码:A 文章编号:1005—9490(2014)03—0565—05 最近邻插值、双线性插值和双立方 内插值是 3 面向硬件方式实现双立方内插值算法 ,并对 FPGA 种常见的插值算法 1【-2]。最邻近插值是最快的一种 设计进行资源优化 ,系统具有处理高分辨率图像 算法,空间代价小。文献 [3—4]分别介绍了双线性 处理能力、高度实时性和强大运算能力等特点。 插值和混合插值,后者是前者的改进算法,在保持图 1 双立方内插值原理 像细节和清晰度上优于双线性插值。双立方 内插 值_5不仅考虑了相邻 l6个像素点的灰度值对插值

文档评论(0)

小时 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档