- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成与设计第三版第八章课后答案.ppt
计算机组成原理第八章习题 8.15计算机总线的功能是什么?通常用什么类型的器件构成总线?为什么?从功能区分,总线由哪3部分组成?各自对计算机系统性能有什么影响? 答:计算机总线是计算机的各部件之间传输信息的公共通路,包括传输数据(信息)信号的逻辑电路、管理信息传输协议的逻辑线路和物理连线。 由于总线上往往要连接许多部件或设备,传输的距离较长,负载比较重,故要求总线线路有更强的驱动能力。总线的硬件组成,通常选用集电极开路输出的电路,或输出端有高阻态输出支持的电路。这样的线路的输出端可以直接连接在一起并通过为其中某个门给出低电平(0V)的控制信号,为其他门给出高电平(4V)的控制信号,实现把多路输入中的某一路信息送到总工线上。 从总线各自承担的不同功能,分成数据总线、地址总线、控制总线3部分。 数据总线在计算机部件之间传输数据信息,它的时钟频率和宽度的乘积正比于它支持的最大的数据输入输出能力。 地址总线在计算机部件之间传输地址(内存地址、I/O地址)信息,它的宽度决定了系统可以寻址的最大内存空间。 控制总线给出总线周期类型、I/O操作完成的时刻、DMA周期、中断等有关的控制信号。 8.16 解释下列术语:总线周期,总线周期类型,总线的等待状态,正常总线周期,burst总线周期,同步传输控制,异步传输控制。 答:总线周期:是通过总线完成一次内存读写操作或完成一次输入输出设备的读写操作所必需的时间。 按照总线周期区分为内存读周期、内存写周期、I/O读周期、I/O写周期4种类型。 被读写的内存和外设的的运行速度低,不能在这一个数据时间内完成读写操作,就必须再增加一到几个数据时间用于继续完成读写操作,在增加了这一到几个数据时间里,称总线处于等待状态。 如果每次数据传输都要用两个时间(地址时间、数据时间)组成的完整的总线周期完成读写,则称这种总线周期为正常总线周期(normal bus cycle),每次只能传输一个数据。 在给出一次地址信息(一个地址时间)后,接着用连续的多个数据时间依次传输多个数据,这种运行方式可提高数据传输速度,称为总线的急促传输方式(burst mode)。 同步传输控制是指在总线上传送数据时,通信双方使用同一个时钟信号进行同步,这个时钟信号通常可以由CPU的总线控制逻辑部件提供,称为总线时钟。 异步传输控制是指在总线上传送数据时,允许通信双方各自使用自己的时钟信号,采用“应答方式”解决数据传输过程中的时间配合关系,而不是共同使用同一个时钟信号进行同步。 8.20通用可编程接口应由哪些部件组成?各自的功能是什么? 答:为了尽量减少接口卡的种类,人们总是希望用同一块接口卡能提供出更多的功能,并且能灵活选择其运行功能和运行的控制参数,这样的接口卡被称为通用可编程接口。 接口卡上通常有接口命令寄存器,存放CPU发来的控制命令;有状态寄存器,由设备运行设置其值,供CPU通过读操作来了解设备接口的运行状态。 接口卡上通常还有一到几个用于数据缓冲的寄存器,以便适当降低CPU和设备直接耦合的程度,解决它们运行速度不匹配的矛盾。 接口卡上通常还有处理中断请求、屏蔽和判优等逻辑线路,这是属于总线从设备类型的设备主动向CPU提出自己操作要求的重要机制。 8.24中断在计算机系统中的作用有哪些? 答:中断是在完整运行一个程序的过程中,断续地以“插入”方式执行一个完成特点处理功能的程序段。其作用: 1.???????? 中断是一种重要的输入输出方式,它不仅可以减少CPU用于完成入出操作的时间,而且使设备准备数据(完成读写操作)和CPU并行执行,还支持多台设备并发地和CPU交换数据,从而极大的提高了计算机系统的总体性能;在用多台处理机构建成一个计算机系统时,中断是解决I/O设备之间进行信息传送和功能分配、任务切换的关键机制。 2.???????? 硬件故障报警与处理;如果出现硬件故障,发出硬件故障中断,由CPU启动相关的中断处理程序来处理。 3.???????? 支持多道程序并发运行,提高计算机系统的使用效率。 4.???????? 支持实时处理功能,可以把计算机用于各种过程的实时控制系统。 5.???????? 中断是支持人机交互与联系的重要手段。 8.29简述一次中断处理的完整过程。 答:一个完整的中断过程由中断请求、中断响应和中断处理3个阶段组成。 一次中断处理过程通常要经过如下几个步骤完成: 1.???????? 中断请求:由中断源发出并送给CPU的控制信号。 2.???????? 关中断:保证在此之后的一小段时间内CPU不能响应新的中断请求。 3.???????? 保存断点,保护现场:用中断隐指令实现。断点和现场信息一般保存在堆栈中,保存信息一定要完整完成,以保证被停下来的程序得以继续正常运行。 4.?????
文档评论(0)