EDA技术实用教程 第2版 教学课件 作者 李洋 第6章 EDA技术综合应用设计举例.pptVIP

EDA技术实用教程 第2版 教学课件 作者 李洋 第6章 EDA技术综合应用设计举例.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
 EDA — Electronic Design Automation 电子设计自动化 6.4 电子密码锁的设计 ARCHITECTURE a OF debouncing IS SIGNAL vcc,inv_d:STD_LOGIC; SIGNAL dl,d0,q1,q0:STD_LOGIC; BEGIN vcc = 1; inv_d = NOT d_in; dffl:dff PORT MAP(d = vcc,q = q0,clk = clk,clrn = inv_d,prn = vcc); dff2:dff PORT MAP(d = vcc,q = q1,clk = clk,clrn = inv_d,prn = vcc); PROCESS (clk) BEGIN IF clkEVENT AND clk = 1 THEN d0 = NOT q1; dl = d0; END IF; END PROCESS; d_out = NOT (dl AND NOT d0); END; 6.4 电子密码锁的设计 3 .功能模块的设计 去抖问题解决后,功能的实现完全可以参考下面的VHDL程序: 前面同省略; LIBRARY ALTERA; USE ALTERA.MAXPLUS2. ALL; ENTITY elec_lock IS PORT(clk_4m : IN STD_LOGIC; clk_scan : OUT STD_LOGIC_VECTOR (3 DOWNTO 0); --keyboard input key_in : IN STD_LOGIC_VECTOR(2 DOWNTO 0); --Keyboard input flag_numb : OUT STD_LOGIC; flag_func : OUT STD_LOGIC; led_com : OUT STD_LOGIC; clear : OUT STD_LOGIC; enlock : OUT STD_LOGIC; numb_cnt : OUT STD_LOGIC_VECTOR(2 DOWNTO 0); bcd_code : OUT STD_LOGIC_VECTOR(15 DOWNTO 0); selout : OUT STD_LOGIC_VECTOR(1 DOWNTO 0); segout : OUT STD_LOGIC_VECTOR(6 DOWNTO 0) ); END elec_lock; 6.4 电子密码锁的设计 ARCHITECTURE a OF elec_lock IS COMPONENT debouncing PORT( d_in , clk : IN STD_LOGIC; d_out : OUT STD_LOGIC ); END COMPONENT; SIGNAL clk : STD_LOGIC; SIGNAL clk_keyboard : STD_LOGIC_VECTOR (1 DOWNTO 0); SIGNAL clk_debounce : STD_LOGIC; SIGNAL clk_display : STD_LOGIC_VECTOR(1 DOWNTO 0); SIGNAL c : STD_LOGIC_VECTOR(2 DOWNTO 0); SIGNAL n : STD_LOGIC_VECTOR(3 DOWNTO 0); SIGNAL f : STD_LOGIC_VECTOR(3 DOWNTO 0); SIGNAL fn : STD_LOGIC; SIGNAL ff : STD_LOGIC; SIGNAL sel : STD_LOGIC_VECTOR(3 DOWNTO 0); SIGNAL out_numb : STD_LOGIC_VECTOR(3 DOWNTO 0); SIGNAL out_func : STD_LOGIC_VECTOR(3 DOWNTO 0); SIGNAL acc : STD_LOGIC_VECTOR (15 DOWNTO 0); SIGNAL reg : STD_LOGIC_VECTOR (15 DOWNTO 0); SIGNAL rr2 : STD_LOGIC; SIGNAL qa,qb,bb : STD_LOGIC; SIGNAL nc : STD_LOGIC_VECTOR(2 DOWNT

您可能关注的文档

文档评论(0)

时间加速器 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档