EDA技术与数字系统设计 尹常永 第4章 VHDL语言基础.pptVIP

EDA技术与数字系统设计 尹常永 第4章 VHDL语言基础.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第4章 VHDL语言基础 4.1 VHDL概述 4.2 VHDL的基本结构 4.3 VHDL的数据及文字规则 4.4 VHDL的操作符(Operator) 4.5 VHDL的顺序语句(Sequential Statement) 4.6 VHDL的并行语句(Concurrent Statement) 4.1 VHDL 概 述 4.1.1 VHDL语言的起源 VHDL语言起源于1983年,1986年IEEE标准化组织开始工作,讨论VHDL语言标准。1987年12月IEEE接受VHDL为标准HDL,这就是IEEE Std.l076-1987(LRM87)。1993年IEEE对VHDL重新修订,增加了一些功能,公布了新的标准版本IEEE Std.1076-1993 (LRM93)。 4.1.2 VHDL语言的特点 VHDL主要用于描述设计复杂数字系统的结构、行为、功能和接口。它在进行工程设计方面有很多优点: (1) 与其它的硬加描述语言相比,VHDL语言描述能力更强,从而决定了它成为系统设计领域最佳的硬件描述语言。 (2) VHDL语言技术完备,具有丰富的仿真语句和库函数,而且还支持同步电路、异步电路和其它电路的设计。 (3) VHDL语言方法灵活,对设计的描述具有相对独立性。设计者可以不懂硬件结构,可以不管最终设计实现的目标器件,而进行独立的设计。 (4) VHDL语言支持广泛,目前大多数EDA工具几乎在不同程度上都支持VHDL语言。 4.2 VHDL的基本结构 一个完整的VHDL程序包含实体(ENTITY)、结构体(ARCHITECTURE)、库(LIBRARY)、程序包(PACKAGE)和配置(CONFIGURATION)五个部分。下面以一个实例来说明:例4.1是一个4选1多路选择器的VHDL语言描述,我们通过这个程序可以归纳出VHDL程序的基本模块结构。 【例4.1】 LIBRARY IEEE; --库使用说明 USE IEEE.STD_LOGIC_1164.ALL; ENTITY mux41 IS --实体说明 PORT(a,b,c,d: IN STD_LOGIC; --输入端口说明 sel: IN STD_LOGIC_VECTOR(1 DOWNTO 0); p:OUT STD_LOGIC); --输出端口说明 END ENTITY mux41; ARCHITECTURE choice OF mux41 IS     --结构体说明 SIGNAL able:STD_LOGIC_VECTOR(1 DOWNTO 0); BEGIN able=sel; PROCESS(able) --进程 BEGIN CASE able IS WHEN 00= p=a; WHEN 01= p=b; WHEN 10= p=c; WHEN 11= p=d; WHEN OTHERS=NULL; END CASE; END PROCESS; END choice; 从例4.1的描述可以看出,一个最基本的VHDL程序由三部分组成:库说明(LIBRARY)、实体说明(ENTITY)和结构体说明(ARCHITECTURE),其它的结构层次可根据需要选用。一个程序只能有一个实体,但可以有多个结构体。 实际上,一个相对完整的程序有比较固定的结构,如图4.1所示。首先是库和程序包说明;然后是实体描述,在实体中又包含一个或多个结构体,并且在每一个结构体中可以包含一个或一个以上的进程和其它语句结构(块和进程语句将在4.6节中详细讲解);最后是配置说明。 4.2.1 实体(ENTITY) 实体是VHDL程序的一个基本设计单元,它可以单独编译,并且可以并入设计库。其功能是对设计实体与外部电路进行接口描述,例如它可以对一个门电路、一个芯片、一块电路板乃至整个系统进行接口描述。 1. 实体结构 根据IEEE标准,一个基本单元实体结构定义如下: ENTITY 实体名 IS [GENERIC(类属表);] [PORT(端口表);] 实体说明部分; [BEGIN 实体语句部分;] END [

您可能关注的文档

文档评论(0)

时间加速器 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档