EDA技术与数字系统设计 尹常永 第7章 设计实例.pptVIP

EDA技术与数字系统设计 尹常永 第7章 设计实例.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第7章 设计实例 实例1 设计3-8译码器 实例2 设计BCD-七段显示译码器 实例3 设计计数器 实例4 设计模拟74LSl60计数器 实例5 设计交通灯控制器 实例6 设计乒乓球游戏机 实例7 设计扫描数码显示器 实例8 数字频率计的设计 实例9 设计数字钟 实例10 正弦信号发生器 实例1 设计3-8译码器 一、目的 (1) 设计一个3-8译码器; (2) 学习用VHDL进行逻辑描述; (3) 学习设计仿真工具的使用方法。 二、说明 本设计实现一个3-8译码器,其逻辑功能如表7.1所示。 三、设计要求 (1) 要求用VHDL编写3-8译码器; (2) 设计输入波形文件,并进行模块功能的仿真; (3) 编程并实验验证; (4) 更改设计,现场设计3-6译码器。 四、总结报告要求 (1) 写出VHDL文件; (2) 写出测试向量文件; (3) 写出仿真和测试结果。 附1.1:3-8译码器的程序如下。 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; --库的说明 ENTITY yima38a IS PORT(A:IN STD_LOGIC_VECTOR(2 DOWNTO 0); Y:OUT STD_LOGIC_VECTOR(7 DOWNTO 0)); --定义端口,3-8译码器有3个输入8个输出 END; ARCHITECTURE BEHAVIOR OF yima38a IS BEGIN PROCESS(A) --为A敏感信号 BEGIN CASE A IS WHEN000=Y WHEN001=Y WHEN010=Y WHEN011=Y WHEN100=Y WHEN101=Y WHEN110=Y WHEN111=Y WHEN OTHERS=Y --CASE对应于真值表 END CASE; END PROCESS; END BEHAVIOR; 附1.2:引脚分配见表7.2(对于FLEX10K10器件)。 实例2 设计BCD-七段显示译码器 一、目的 (1) 设计BCD-七段显示译码器,并在实验板上验证; (2) 学习层次化的设计方法。 二、说明 本设计实现一个BCD-七段显示译码器,设计时用按键作为输入,用一个数码管进行显示。 本设计只使用一个数码管,选通第1个数码管。 层次化设计是数字系统设计常用的设计方法。根据图形和硬件描述语言的特点,在层次化设计中,往往在顶层用电路图说明连接和I/O关系,在底层用VHDL语言描述模块的逻辑功能。本设计要求画出顶层电路图,编写BCD-七段显示译码器的VHDL文件,并且建立一个元件符号。 三、设计要求 (1) 画出顶层原理图,并为BCD-七段显示译码器建立一个元件符号; (2) 用VHDL语言描述BCD-七段显示译码器; (3) 设计输入信号波形,并进行设计仿真; (4) 编程并进行实验验证。 四、总结报告要求 (1) 画出原理图并写出VHDL文件; (2) 写出仿真和测试结果。 附2.1:BCD-七段显示译码的程序。 本实验实现一个七段LED显示译码电路,如图7.1所示。 程序如下: LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY DEC7S1 IS PORT( CLK: IN STD_LOGIC; LED7S: OUT STD_LOGIC_VECTOR(6 DOWNTO 0); EN: OUT STD_LOGIC); END DEC7S1; ARCHITECTURE BEHAVE OF DEC7S1 IS SIGNAL CNT4B: STD_LOGIC_VECTOR(3 DOWNTO 0); BE

您可能关注的文档

文档评论(0)

时间加速器 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档