用FPGA实现DDS的设计.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
用FPGA实现DDS的设计.pdf

维普资讯 第36卷 第 1期 航 空 计算 技 术 V0I_36No.1 2006年 1月 AeronauticalComputingTechnique Jan.2oo6 用 FPGA实现 DDS的设计 吴曙荣,杨银堂,朱樟明 (西安电子科技大学 微 电子研究所,陕西 西安 710071) 摘 要 :主要介绍了直接数字频率合成器DDS(DirectDigitalFrequencySynthesizer,简称 DDS)的原 理和特点,研究了用FPGA实现DDS的设计方法,给出了为提高芯片运算速度、加大输出带宽、减小 芯片面积等而采用的流水线架构、查找表压缩等优化方法。并给出了仿真结果。 关键词 :流水线 ;直接数字频率合成;压缩存储查找表;现场可编程门阵列 中图分类号 :TP274 文献标识码:A 文章编号:1671-654X(2006)01-0001-03 - 引言 2。又因为DDS遵循奈奎斯特 (Nyquist)取样定律:即 最高的输出频率是时钟频率的一半,即fo= /2。实 随着科技的发展,对信号发生器各方面的要求越 来越高。传统的信号发生器由于波形精度低、频率稳 际中DDS的最高输出频率由允许输出的杂散水平决 定性差等缺点,已经不能满足许多实际应用的需要,所 定,一般取值为fo≤40% 。 以必须研究新的信号发生器以满足实际应用的要求。 对DDS进行优化设计,目的是在保持DDS原有优 近年来,直接数字频率合成器 (DDS)由于其具有频率 点的基础上,尽量减少硬件复杂性,降低芯片面积和功 分辨率高、频率变换速度快、相位可连续变化等特点, 耗,提高芯片速度等。 在数字通信系统中已被广泛采用。随着微电子技术的 发展,现场可编程 门阵列 (FPGA)器件得到了飞速发 2 优化构想 展。由于该器件具有速度快、集成度高和现场可编程 为了减小DDS的设计成本,对其结构进行优化, 的优点,因而在数字处理中得到广泛应用,越来越得到 优化后 DDS的核心结构框图如下所示 。 ,●●V 硬件 电路设计工程师的青睐。 l DDS的基本原理 喜] DDS的主要思想是从相位的概念出发合成所需的 波形,其结构由相位累加器,相位一幅值转换器,D/A 转换器和低通滤波器组成,是 Tierney,Rader和Gold 图2 优化后的DDS核心框图 于 1971年提出…。它的基本原理框图如图1所示。 其中的地址转换器是根据 adri[14]的数值判断数值是 增长 (0~~r/2)或减少(~r/2—7r),数据转换器是根据 add[15]的数值判断生成波形的前半个周期(0~7r)或 者后半个周期(7r一2~r)。 2,1 流水线结构 图1 DDS的原理框图 将32位累加器分成4条流水线,

文档评论(0)

docindoc + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档