基于可编程芯片及数字信号处理器的微机保护硬件平台设计方案.pdfVIP

基于可编程芯片及数字信号处理器的微机保护硬件平台设计方案.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于可编程芯片及数字信号处理器的微机保护硬件平台设计方案.pdf

2004 12 成敬周 张 举 康 怡 陈 琛 姚国珍 ( 华北电力大学电气工程学院 071003) 微机保护经历多年发展后, 系统各方面的性能都有 跨越式的发展随着微电子技 术的进步, 出现 DSP 以及CPLD/ FPGA 等高集成度超大规模的芯片本文将探讨CPLD/ FPGA 与DSP 的各种组成方式构成的保护设计方案, 包括DSP 的外围芯片式专用信号处理芯片 式及片上系统 ( SOC) 式, 并提出多DSP 控制式的设计方案分析 各种方式的典型配置, 给 出详细的比较及应用场合 微机保护 DSP CPLD FPGA 片上系统 , 1 PLD CPLD FPGA CPLD ( complex) PLD, 1000 ; CPLD , , ( Ge eric Logic Blocks, GLB) I/ , IC , O , GLB , , CPLD ROM , , ( Field Programmable Gate Array, FPGA) , ( cell) , , ( Programmable I ter- ( Very Deep Sub-Micro , VDSM) , co ect, PI) , RAM ( Programmable Logic FPGA Device, PLD) ( Digital Sig al , ; CPLD Processor, DSP) , , , , , , FPGA/ CPLD , , ( I , System Programmable, ISP) , PLD+ DSP , , , , , , , CPLD/ FPGA Altera APEX FLEXMAXACEX , Xili x XC3x/ 2 PLD DSP 4x , Lattice ISP LSI5/ 6/ 7x 21 PLD [ 1, 2] 22 DSP [ 3] PLD , DSP , , 2~ 8 , , , 1~ 2 78 2004 12 DSP , A/ D CPLD DSP I/ O T I TM S320 , CPLD A/ D Motorola M C56/ 96 AD ADSP TM S320C3X DSP, 32 , 30M IPS/ 60MFLOPS , 3 CPLD/ FPGA DSP 31 CPLD+ DSP , CPLD DSP , 2 [4] , 1 , CPLD1 DSP , EDA ( M ax+ plus

文档评论(0)

wuyouwulu + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档