ch06-5若干典型的时序逻辑集成电路.ppt

  1. 1、本文档共52页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
ch06-5若干典型的时序逻辑集成电路,时序逻辑电路,时序逻辑,组合逻辑时序逻辑,时序逻辑电路的设计,异步时序逻辑电路分析,同步时序逻辑电路,时序逻辑电路习题,时序逻辑电路的特点,时序逻辑电路设计

例6.5.1 试用74LVC161构成模216的同步二进制计数器。 1. 异步二-十进制计数器 将图中电路按以下两种方式连接: 试分析它们的逻辑输出状态。 接计数脉冲信号,将Q0与 相连; (1) 接计数脉冲信号,将Q3与 相连 (2) 两种连接方式的状态表 0 0 1 1 1 0 0 1 9 1 1 0 1 0 0 0 1 8 0 1 0 1 1 1 1 0 7 1 0 0 1 0 1 1 0 6 0 0 0 1 1 0 1 0 5 0 0 1 0 0 0 1 0 4 1 1 0 0 1 1 0 0 3 0 1 0 0 0 1 0 0 2 1 0 0 0 1 0 0 0 1 0 0 0 0 0 0 0 0 0 Q1 Q2 Q3 Q0 Q0 Q1 Q2 Q3 连接方式2(5421码) 连接方式1(8421码) 计数顺序 2. 用集成计数器构成任意进制计数器 例 用74LVC161构成九进制加计数器。 解:九进制计数器应有9个状态,而74 LVC 161在计数过程中 有16个状态。如果设法跳过多余的7个状态,则可实现模9计数器。 (1) 反馈清零法 (2) 反馈置数法 (1)工作原理 置初态Q3Q2Q1Q0=0001, ① 基本环形计数器 状态图 3. 环形计数器 第一个CP:Q3Q2Q1Q0=0010, 第二个CP:Q3Q2Q1Q0=0100, 第三个CP:Q3Q2Q1Q0=1000, 第四个CP:Q3Q2Q1Q0=0001, 第五个CP:Q3Q2Q1Q0=0010, a、电路 ② 扭环形计数器 b、状态表 0 0 0 0 1 9 0 0 0 1 1 8 0 0 1 1 1 7 0 1 1 1 1 6 1 1 1 1 1 5 1 1 1 1 0 4 1 1 1 0 0 3 1 1 0 0 0 2 1 0 0 0 0 1 0 0 0 0 0 0 Q0 Q1 Q2 Q3 Q4 状态编号 c、状态图 置初态Q3Q2Q1Q0=0001, 0 0 0 0 1 9 0 0 0 1 1 8 0 0 1 1 1 7 0 1 1 1 1 6 1 1 1 1 1 5 1 1 1 1 0 4 1 1 1 0 0 3 1 1 0 0 0 2 1 0 0 0 0 1 0 0 0 0 0 0 Q0 Q1 Q2 Q3 Q4 状态编号 译码电路简单,且不会出现竞争冒险 6.7 时序可编程通用阵列逻辑器件(GAL) 2、输出结构类型太多,给设计和使用带来不便。 2、输出端设置了可编程的输出逻辑宏单元(OLMC)通过编程可将OLMC设置成不同的工作状态,即一片GAL便可实现PAL 的5种输出工作模式。器件的通用性强; GAL的优点: 1、由于采用的是双极型熔丝工艺,一旦编程后不能修改; PAL的不足: 1、采用电可擦除的E2CMOS工艺可以多次编程; 3、GAL工作速度快,功耗小 6.7.1 时序可编程逻辑器件中的宏单元 1. 通用阵列逻辑(GAL) 在PLA和PAL基础上发展起来的增强型器件.电路设计者可根据需要编程,对宏单元的内部电路进行不同模式的组合,从而使输出功能具有一定的灵活性和通用性。 6.7.2 时序可编程逻辑器件的主要类型 2. 复杂可编程逻辑器件(CPLD) 集成了多个逻辑单元块,每个逻辑块就相当于一个GAL器件。这些逻辑块可以通过共享可编程开关阵列组成的互连资源,实现它们之间的信息交换,也可以与周围的I/O模块相连,实现与芯片外部交换信息。 3. 现场可编程门阵列(FPGA) 芯片内部主要由许多不同功能的可编程逻辑模块组成,靠纵横交错的分布式可编程互联线连接起来,可构成极其复杂的逻辑电路。它更适合于实现多级逻辑功能,并且具有更高的集成密度和应用灵活性在软件上,亦有相应的操作系统配套。这样,可使整个数字系统(包括软、硬件系统)都在单个芯片上运行,即所谓的SOC技术。 可编程与阵列(32X64位) 2、GAL举例——GAL16V8的电路结构图 8个输入 缓冲器 2~9 8个反馈/输入缓冲器 8个三态 输出缓冲 器12~19 8个输出逻辑宏单元OLMC 输出使能缓冲器 GAL的电路结构与PAL类似,由可编程的与逻辑阵列、 固定的或逻辑阵列和输出电路组成,但GAL的输出端增设了 可编程的的输出逻辑宏单元(OLMC)。通过编程可将 OLMC设置为不同的工作状态,可实现PAL的所有输出结构,产生组合、时序逻辑电路输出。 * 图中看出,谐波次数越高,幅值分量越小,对原波形的贡献越小,所以在一定条件下可忽略高次谐波。 此处说明电压电流等为什麽用相量形式. 等效电路由三个基本元件构成 放大电路存在电抗元件,如电容、电感。因此输入信号

您可能关注的文档

文档评论(0)

xiaolan118 + 关注
实名认证
内容提供者

你好,我好,大家好!

版权声明书
用户编号:7140162041000002

1亿VIP精品文档

相关文档