R-2R梯形DAC.docVIP

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
R-2R梯形DAC

国家集成电路人才培养基地 培训资料(9) R-2R 梯形DAC设计 2006-X-XX 无运放的R-2R梯形DAC D/A转换原理 D/A转换器的原理框图如图1.1所示,D/A转换器可以看作一个译码器,它将输入的数字码转换成模拟信号,并以电压或电流的形式输出。每个数字代码通过位权的运算都可以转换成一个相对应的模拟量。请注意,输出的模拟量不是连续的,相邻两个模拟量的差值等于1LSB。 电路图及原理分析 DAC通常分成并行DAC和串行DAC两大类。进一步的分类,根据二进制加权的模式可以分成权电流,权电压和权电荷。本实验的8位DAC采用的R-2R梯形结构是权电流DAC中的一种,其原理图如图2.1所示: 其中每一位的结构如图2.2所示: 图2.1中的VDD取1.8伏,电阻网络的特点是,整个网络只有R和2R两种阻值的电阻,其中R=2K,且从任意一个2K电阻的左端向左看,所看到的电阻均等于2K。假定bi=1,其余的所有数字代码均为0,此时电路结构如图2.3所示: 运用戴维南等效,可以得到bi对Vout的贡献为VDD/2i,具体过程如图2.4所示: 运用线性叠加原理,叠加所有输入码对Vout的贡献得: (2.1) 仿真结果分析 将VDD设为1.8V,然后再给每个输入端加上脉冲源,最低位的周期为T,次低位周期为2T,周期成倍增大,如此设置好所有脉冲源,以使DAC依次遍历所有可能的编码。从=0V)以1.8/256或7.031mV(1LSB)为增量上升=1.8V-1LSB),仿真结果如图3.1所示: 放大显示倍数,图3.1中的波形细节如图3.2所示: 从图3.2我们可以看到,正如我们所预料的每个“台阶”的高度(1LSB)为7mV左右。 西安交通大学国家集成电路人才培养基地 第 I 页 共 6 页 西安交通大学国家集成电路人才培养基地 第 II 页 共 6 页 西安交通大学国家集成电路人才培养基地 R-2R梯形DAC实验 第 4 页 共 6 页 第 3 页 共 6 页 图3.2 放大显示输出波形 图3.1 8位DAC仿真结果 图2.4 bi位输入1输出等效 图2.3 bi位输入1其余位输入0等效电路 图2.2(a) 最低位的结构 图2.2(b) 第i位的结构C3 D/A lfy 图1.1 D/A转换器方框图 图2.1 无运放的R-2R梯形DAC

文档评论(0)

cj80011 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档