1. 1、本文档共17页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
单片机芯片管脚 MC68HC908JL3芯片管脚 管脚三态等重要知识点 管脚电性能 实训操作,完成实训测验04                                   MC68HC908JL3芯片管脚 MC68HC908JL3芯片与MC68HC705SR3芯片功能基本一致,管脚有一定对应关系。但CPU系列不同。08系列兼容05系列,且支持高级语言编译器,具有低功耗模式。 MC68HC908JL3芯片管脚1 MC68HC908JL3芯片管脚2 MC68HC908JL3的28引脚有23位I/O 其中12 路A/D,不做A/D也可定义成普通I/O 10 个LED驱动(25mA大电流)( PTA[0:5] 、 PTD[2:3] 、 PTD[6:7] ) 2路输入捕捉或输出比较或PWM(与PTD[4:5]共用可选) 7 个键盘中断口(与PTA[0:6]共用可选) 单片机芯片管脚 复习第一单元的内容 MC68HC908JL3芯片管脚 管脚三态等重要知识点 管脚电气性能 实训操作,完成实训测验02                                   2、芯片电流和晶振频率、功耗 芯片电流和晶振频率在一定范围内接近正比关系,因此在允许的情况下,可以用降低晶振频率的方法降低耗电,或降低VDD来降低耗电。 3、口电容 口电容是芯片布线带来的,属于被动型电器指标,不是芯片设计故意作的电容,口电容对芯片的高频使用有影响 4、上拉电阻和下拉电阻 上拉就是将不确定的信号通过一个电阻嵌位在高电平!电阻同时起限流作用!下拉同理! 在引脚悬空时有确定的状态 单片机芯片管脚 复习第一单元的内容 MC68HC908JL3芯片管脚 管脚三态等重要知识点 管脚电气性能 实训操作,完成实训测验02                                   管脚电气性能 管脚的电性能参数测试说明 一般,VDD= 4.5 to 5.5 V 典型值是在25度时对电压中间点的测量平均值 运行IDD测量条件为:外部方波时钟输入,所有的口设置为输入口,无DC负载,所有输出电容小于100pF.,OSC2电容的线性影响IDD的测量。所有模式置位。 关于IRQ口:芯片有两种运行模式,a)用户模式,也就是普通的芯片使用;b)监控模式,芯片与上位机通过PB0构成单线通信的特殊运行模式。IRQ口可以控制芯片复位时运行的模式,在上电时IRQ口接VDD+VHI =1.5VDD,最大值=8.5V,芯片将进入监控模式。对于MC68HC908JL3 芯片,IRQ口还兼外部编程的高压输入VPP。所以IRQ管脚是JL3唯一可以加载超过5V的管脚 。 单片机芯片管脚 复习第一单元的内容 MC68HC908JL3芯片管脚 管脚三态等重要知识点 管脚电气性能 实训操作,完成实训测验04                                   * VDD 输入/输出 对RC振荡,默认为RCCLK输出 同时可选为PTA6普通口,带可编程上拉 模拟量 输出 对X_tal(晶振),是OSC1信号的转换输出 OSC2 模拟量 输入 X_tal(晶振)或RC振荡输入 OSC1 VDD至VDD+VHI VHI=0.5VDD 输入 外中断输入口 软件编程内部上拉,输入Schmitt 触发电路 也用于芯片工作模式选择 / IRQ VDD 输入 复位管脚,低有效 带内部上拉,Schmitt 触发电路 /RST 0V 输出 电源地 VSS 5V或3V 输入 电源正 VDD 管脚电压水平 输入/输出 管脚说明 管脚名称 VDD 输入/输出 PTD (4,5)2位TIM通道 TCH0和TCH1 模拟量 输入 PTD(3,0)4位ADC转换口 ADC(8,11) VDD 输入/输出 8位普通I/O口 PTD(0,7) 模拟量 输入 8位ADC转换口 ADC(0,7) VDD 输入/输出 8位普通I/O口 PTB(0,7) VDD 输入 全部可选(软件编程)上拉 VDD 输入 全部可选(软件编程)键中断 VDD 输入/输出 7位普通I/O口 PTA(0,6) 管脚电压水平 输入/输出 管脚说明 管脚名称 芯片的管脚分可用管脚和不可用管脚两类,如JL3的VDD,VSS, RST,OSC1都是不能供设计者使用的管脚,用于芯片工作条件 的保障,它们的接法是固定的。其他管脚按照使用设计的要求 可设置为输入或输出并分为三态: 高阻态,管脚设置为输入时就是高阻态,由于内阻高,因而 电流很小,一般在微安的水平 输出高电平,管脚设置为输出并

您可能关注的文档

文档评论(0)

119220 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档