- 1、本文档共13页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
三位半数字电压表电路的设计课程设计
河北建筑工程学院
《电子技术》课程设计报告
设计题目: 三位半数字电压表电路的设计
院(系):______
专业班级: ___________________
学生姓名: ____________
学 号: 201030812 ____
指导老师: 赵艳秋 __
设计地点:河北建筑工程学院电气实验室_____
设计时间: 2012年月日 2
(2)显示部分 2
四、设计原理及电路图 3
(1)数字电压表原理框图 3
量程转换模块 3
基准电压模块 3
A/D电路模块 3
字形译码驱动电路模块 4
显示电路模块 4
(2)实验芯片简介 5
三位半A/D转换器MC14433 七段锁存-译码-驱动器CD4511 七路达林顿驱动器阵列MC1413 高精度低漂移能隙基准电源MC1403 MC14433、CD4511、MC1413、MC14031)数字电压表原理框图如下:
方案1的原理框图如图a所示;
方案2的原理框图如图b所示;
方案3的原理框图如图c所示。
图a
图b
图c
鉴于选用方案一,由数字电压表原理框图可知,数字电压表由五个模块构成,分别是基准电压模块, 3 1/2位A/D电路模块,字形译码驱动电路模块,显示电路模块,字位驱动电路模块.
各个模块设计如下:
量程转换模块
采用多量程选择的分压电阻网络,可设计四个分压电阻大小分别为900KΩ,90KΩ,9KΩ和1KΩ。用无触点模拟开关实现量程的切换。
基准电压模块
这个模块由MC1403和电位器构成, 提供精密电压,供A/D 转换器作参考电压.
3 1/2位A/D电路模块
直流数字电压表的核心器件是一个间接型A / D转换器,这个模块由MC14433和积分元件构成,将输入的模拟信号转换成数字信号。
字形译码驱动电路模块
这个模块由MC4511构成 ,将二—十进制(BCD)码转换成七段信号。
显示电路模块
这个模块由LG5641AH构成,将译码器输出的七段信号进行数字显示,读出A/D 转换结果。
(2)实验芯片简介:
数字显示电压表将被测模拟量转换为数字量,并进行实时数字显示。该系统(如图1 所示)可采用MC14433—三位半A/D 转换器、MC1413七路达林顿驱动器阵列、CD4511 BCD到七段锁存-译码-驱动器、能隙基准电源MC1403和共阴极LED发光数码管组成。本系统是三位半数字电压表,三位半是指十进制数0000~1999。所谓3位是指个位、十位、百位,其数字范围均为0~9,而所谓半位是指千位数,它不能从0变化到9,而只能由0变到l,即二值状态,所以称为半位。各部分的功能如下: 三位半AD转换器(MC14433):将输入的模拟信号转换成数字信号。基准电源(MC1403):提供精密电压,供AD 转换器作参考电压。译码器(MC4511):将二—十进制(BCD)码转换成七段信号。驱动器(MC1413):驱动显示器的a,b,c,d,e,f,g七个发光段,驱动发光数码管(LED)进行显示。显示器:将译码器输出的七段信号进行数字显示,读出AD转换结果。工作过程如下:??三位半数字电压表通过位选信号DS1~DS4进行动态扫描显示,由于MC14433电路的AD转换结果是采用BCD码多路调制方法输出,只要配上一块译码器,就可以将转换结果以数字方式实现四位数字的LED发光数码管动态扫描显示。DS1~DS4输出多路调制选通脉冲信号。DS选通脉冲为高电平时表示对应的数位被选通,此时该位数据在Q0~Q3端输出。每个DS选通脉冲高电平宽度为18个时钟脉冲周期,两个相邻选通脉冲之间间隔2个时钟脉冲周期。DS和EOC的时序关系是在EOC 脉冲结束后,紧接着是DS1输出正脉冲。以下依次为DS2,DS3和DS4。其中DS1对应最高位(MSD),DS4则对应最低位(LSD)。在对应DS2,DS3和DS4选通期间,Q0~Q3输出BCD全位数据,即以8421码方式输出对应的数字0~9.在DS1选通期间,Q0~Q3输出千位的半位数0或l及过量程、欠量程和极性标志信号。在位选信号DS1选通期间Q0~Q3的输出内容如下:Q3表示千位数,Q3=0代表千位数的数宇显示为1,Q3=1代表千位数的数字显示为0。Q2表示被测电压的极性,Q2的电平为1,表示极性为正,即UX0Q2的电平为0,表示极性为负,即UX0。显示数的负号(负电压)由MC1413中的一只晶体管控制,符号位的“-’阴极与千位数阴极接在一起,当输入信号UX为负电压时,Q2端输出置“0”, Q2 负号控制位使得驱动器不工作,
文档评论(0)