- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第24讲 边沿触发器
第4章 触 发 器 第24讲 边沿触发器 4.5 边 沿 触 发 器 为了提高触发器的工作可靠性,增强抗干扰能力,希望触发器的次态仅仅取决于CP下降沿或上升沿到达时刻输入信号的状态,而在此之前或之后输入状态的变化对触发器的状态没有影响。边沿触发器有利用门电路传输延迟时间的边沿触发器,利用CMOS传输门的边沿触发器和维持、阻塞型边沿触发器等。 4.5.1 利用门电路传输延迟时间的边沿触发器 图4.17中的触发器利用门电路的传输延迟时间工作。与或非门G1、G2组成基本RS触发器,G3、G4为输入控制门,G3、G4传输延迟时间大于基本RS触发器的翻转时间。 图4.17 利用传输延迟时间的边沿触发器 4.5.2 维持-阻塞结构的边沿触发器 1. D触发器的逻辑功能 D触发器只有一个触发输入端D,因此,逻辑关系非常简单,如表4.8所示。 D触发器的特性方程为 Qn+1=D 2. 维持阻塞边沿D触发器的结构及工作原理 在图4.18(a)所示的同步RS触发器的基础上,再加两个门G5、G6,将输入信号D变成互补的两个信号分别送给R、S端,即R= D,S=D,如图4.18(a)所示,就构成了同步D触发器。很容易验证,该电路满足D触发器的逻辑功能,但存在同步触发器的空翻现象。 图4.18 D触发器的逻辑图 4.5.3 由CMOS传输门构成的边沿触发器 由CMOS传输门构成的边沿触发器如图4.19所示。 图4.19 由CMOS传输门构成的边沿触发器 各种触发器的开关特性如下: (1) 若要基本RS触发器可靠地翻转,则R=1或S=1的时间应大于门传输延时tpd的2倍。 (2) 同步RS触发器会出现空翻现象,主从、边沿触发器克服了空翻现象。 (3) 时钟脉冲宽度不能太窄,必须保证触发器能够可靠翻转。直接置0、1脉冲的脉宽不能太窄,必须保证触发器能够可靠地翻转。 (4) 一些触发器的翻转时刻对应于时钟脉冲的上升沿,而另一些对应于下降沿,这由触发器内部的电路结构决定。 触发器抗干扰能力的比较如下: (1) 主从触发器在时钟脉冲为1的期间,不允许输入信号改变(主从D触发器除外),其抗干扰能力差。 (2) 维持-阻塞触发器要求在建立时间开始到保持时间结束期间,输入信号不发生变化,而它的建立和保持时间是较短的,故其抗干扰能力较主从触发器要好。 (3) 某些边沿触发器仅在时钟脉冲触发沿之前的建立时间内,不允许输入信号改变,其抗干扰性最好。 4.5.4 典型的集成边沿触发器74LS74 图4.20(a)所示为TTL集成边沿D触发器74LS74的引脚排列图。图4.20(b)所示为CMOS集成边沿D触发器CC4013的引脚排列图。 图4.20 TTL集成触发器74LS74和CC4013的引脚排列图 第4章 触 发 器
原创力文档


文档评论(0)