2.2.5加法器2.2.6数值比较器重点.ppt

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
P o w e r B a r 中国专业PPT设计交流论坛 1.半加器 2.2.5 加法器 2.全加器 3.多位加法器 2.2.5 加法器 数字逻辑电路不但能实现电路的逻辑运算,还能实现算 术运算,下面介绍实现加法运算的逻辑电路。 1.半加器 两个一位二进制数相加,称为半加,实现半加运算的电路 称为半加器。设两个二进制数为A和B,S是相加的和,C是 向高位的进位。半加器的真值表如表2-11所示。 1.半加器 由真值表可写出输出逻辑函数表达式: 可见,半加器由一个异或门和一个与门构成,其逻辑 图和逻辑符号如图2-18所示。 (a)逻辑图 (b)符号图 2. 全加器 半加器在进行二进制数的加法时,不考虑来自低位的进位。 全加器不仅考虑两个一位二进制数相加,而且还要考虑来自 低位的进位。 设两个二进制数为和,低位向相邻高位的进位为,则全加 器的真值表见表2-12所示。 由真值表写出逻辑表达式 并化简,得到 全加器的逻辑图和逻辑符号如图2-19所示。 (a)逻辑图 (b)符号图 图2-19 全加器 2. 全加器 3. 多位加法器 多个一位全加器相连接可构成多位加法器。74LS283是 4位加法器电路,能实现两个4位二进制数的相加。图2-20 所示为74LS283的引脚图和逻辑符号。图中,C4是低位的 进位,C0是向高位的进位。 、 是相加的两个二进 制数, 是对应各位的和。 两片74LS283可以组成一个八位二进制加法器,如图2-21所示。 1. 1位数值比较器 2.2.6 数值比较器 2. 多位数值比较器 2.2.6 数值比较器 在数字系统中,经常需要比较两个数的大小。用来比较 两个数字大小的逻辑电路称为数值比较器。 1. 1位数值比较器 实现两个1位数A和B相比较的电路,称为1位数值比较 器,其真值表如表2-13所示。 2.2.6 数值比较器 2. 多位数值比较器 要比较两个多位数的大小,必须从高位向低位逐位进行比 较。常用的4位数值比较器是74LS85,其引脚图和逻辑符 号如图2-23所示。 2.2.6 数值比较器 2.2.6 数值比较器 P o w e r B a r 中国专业PPT设计交流论坛

文档评论(0)

shuwkb + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档