基本逻辑闸的认识.doc

基本逻辑闸的认识.doc

:基本邏輯閘的認識 【項目一】基本閘的特性實驗 1、取一顆IC【74LS00(TTL)或74HC00或是CD4011(CMOS)】,記錄你拿到的IC編號:。接妥圖8之電路,測得消耗電流。 2、將74LS00的第1、4、9、12腳均以單心線接地,則消耗電流。 3、令74LS00的各輸入端與輸出端都空著不接,以三用電表DCV檔測得 第1腳之對地電壓。完成下表: 輸入端對地電壓 輸入端對地電壓 輸出端對地電壓 以上各輸入端電壓是否相近?答:。 各輸出端電壓是否相近?答:。 4、接妥圖9(a)之電路,電流表之指示值。正常時,對於TTL此值不會大於20A。 接妥圖9(b)之電路,電流表之指示值。 接妥圖9(c)之電路,電流表之指示值。 (b)與(c)所測得之電流值是否相等?答:。(對於CMOS的話,此值為數。) 5、按圖10(a)接妥電路(低態輸出測試),電流表指示為。。 若以8mA計,則此電路的扇出為。 【提醒】對於TTL(74LS系列)來說,最大為。對於CMOS來說,最大為。因此在量測時,電流檔需選在最小檔位,否則可能量不到電流值。 6、按圖10(b)接妥電路(高態輸出測試),電流表指示為。 若以計,則此電路的扇出為。 【提醒】對於TTL(74LS系列)來說,最大為。對於CMOS來說,最大為。因此在量測時,電流檔需選在最小檔位,否則可能量不到電流值

文档评论(0)

1亿VIP精品文档

相关文档