- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Mars-EP1C3-S核心板用户手册
Mars-EP1C3-S-Core 核心板用户手册
- 1 –
一、板子用途、目的及使用对象
Mars-EDA-EP1C3-S是针对CPLD、FPGA的初、中级学习者设计,帮助用户降低学习成本和
加快用户快速进入可编程逻辑器件设计开发领域,提供一个帮助用户快速开始可编程逻辑器
件学习之旅的硬件平台。针对CPLD的初、中级学习者设计,该板可以配合其扩展板进行相应
的试验,也可作为相关CPLD研发的原型。核心板简单实用,扩展性好,尤其适合前期用户开
发验证用。我们也希望通过Mars EDA系列核心板,以加快大家的开发进度,节约前期成本。
板上提供ISP 接口,并将CPLD、FPGA 的部分I/O 引脚引出。方便用户开发自己的产品,
最大限度的为用户节约学习成本和加快学习速度。
板上具有如下资源:
主芯片: EP1C3T144
配置芯片:EPCS1
有源晶振:40MHZ
复位芯片:STC811
支持手动复位输入
支持JTAG和AS下载模式
用法: 核心板可以作为原型板,用户可以根据自己需要自行扩展。也可配合 Mars EDA
系列核心板相配套主实验板进行可编程逻辑器件CPLD/FPGA的入门学习用。
二、硬件电路说明
1、晶振电路
晶振采用3.3V 电压,频率为40M ,输出时钟默认到EP1C3 的P16 管脚。
- 2 –
2 、Reset 电路
采用专用的复位芯片 STC811,支持上电复位和手动复位。稳定的复位脉冲输出连接到
EP1C3 的144 脚,平时是高电平,按下按钮后变为低电平。
3 、电源
Cyclone 芯片采用3.3V和1.5v供电。采用1117-3.3和1117-1.5将5V输入电压转化为
3.3V和1.5v电压供给系统。使用电源一定要注意使用内正外负的电源。
- 3 –
4 、扩展接口IO 定义
1.JP1 接口定义
JP1 管脚映射
JP1 接插件 Mars-EP1C3-S 实验主板 Signal Mars-EP1C3-S 实验主板
管脚
JP1-1 VCC5 VCC5 JP1-16 GND NC
JP1-2 GND GND JP1-17 P17 NC
JP1-3 V1.5 NC JP1-18 P16 NC
JP1-4 V3.3 NC JP1-19 P11 Dis_A3
- 4 –
JP1-5 P36 VGA_VSJP1-20 P10 Dis_A6
JP1-6 GND NC JP1-21 P7 Dis_A5
JP1-7 P35 VGA_HSJP1-22 GND NC
JP1-8 P34 VGA_B JP1-23 P6 Dis_A4
JP1-9 P33 VGA_G JP1-24 P5 Display7
JP1-10 GND NC JP1-25 P4 Display6
JP1-11 P32 VGA_R JP1-26 GND NC
JP1-12 P31 Dis_A8JP1-27 P3 Display5
JP1-13 P28 Dis_A7JP1
原创力文档


文档评论(0)